电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CC000340DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530CC000340DG在线购买

供应商 器件名称 价格 最低购买 库存  
530CC000340DG - - 点击查看 点击购买

530CC000340DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530CC000340DG规格参数

参数名称属性值
类型XO(标准)
频率340kHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
为何数字工程师不相信EMC
我最近参加了IEEE电磁兼容性(EMC)学会的一个本地(西雅图)会议,这并不是我所居住的地方,但我极力向你推荐,在这里你可以了解更多的EMC的基本知识,还可以获取大量的免费建议。 听完 ......
程序天使 汽车电子
关于安装synplifydsp3.6的问题
前不久下载一个synplifydsp3.6 也有破解文件,但是发现安装之后总是提示注册文件非法。我安装的时候时间也调整了,就是不行。...
agilent34401 FPGA/CPLD
【2022得捷创新设计大赛】项目分享帖之二:uCOSIII v3.05 在 stm32f7 上的移植
一、uCOSIII 简介 UCOS系统简介 UCOS是Micrium公司出品的RTOS类实时操作系统, UCOS目前有两个版本: UCOSII和UCOSIII。 UCOSIII是一个可裁剪、可剥夺型的多任务内核,而且没有任务数限制 ......
mameng DigiKey得捷技术专区
FPGA下载配置
此内容由EEWORLD论坛网友wsdymg原创,如需转载或用于商业用途需征得作者同意并注明出处 FPGA需要FLASH结构的配置芯片来存储逻辑配置信息,用于上电配置,以ALTERA公司的FPGA为例,配置新 ......
wsdymg FPGA/CPLD
[求助]MSP430F247程序丢失的问题。
使用MSP430F247做项目。在生产过成中,发现有些机器反复拔插电源后,系统没反应。用仿真器读出MSP430F247的程序,发现0X8000-0X81FF的程序全部被清成0XFF。反应给FAE,他们说可能是复位时序不对 ......
wowow 微控制器 MCU
异步FIFO 问题
FIFO 异步用在什么地方?用SPI 和uart不可能用异步, 因为SPI 有一个同步的时钟、而uart 有固定的波特率。对吗?...
peng_hui 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1878  670  2872  2277  1381  45  33  59  52  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved