电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570AAA000759DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570AAA000759DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570AAA000759DGR - - 点击查看 点击购买

570AAA000759DGR概述

ANY, I2C PROGRAMMABLE XO

570AAA000759DGR规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
高手讲讲IPC7351呗
大家一般都什么时候IPC7351,用在哪里?是用软件还是只看标准? 大家allegro画封装时都用什么参考来画尺寸呢? 最后再来句闲话:pleased:自从公司断网家里也断网以后就没咋上来,今天终于又上 ......
shijizai PCB设计
【sensorTile 器件详解】LSM6DSM 加速度Acc+陀螺仪Gyro(第三篇)完结篇
本帖最后由 uniquey 于 2017-1-6 15:45 编辑 277785 277797 277786 277800 277793 277799 277794 277795 277796 注:上述寄存器配置由LSM6DS3修改而来,水平有限,如有错误,请批评 ......
uniquey MEMS传感器
不说了,赶紧装起来
原文地址 谷歌和麻省理工学院联袂出品的《计算机科学的数学》昨日已经开放下载了,读者可点击「https://courses.csail.mit.edu/6.042/spring17/mcs.pdf」下载。 287558 该书用了千页的篇幅 ......
白丁 FPGA/CPLD
MMU中的DOMAIN ACCESS CONTROL疑问
在读MMU初始化部分代码时, 有一句是:MMU_SetDomain(0x55555550|DOMAIN1_ATTR|DOMAIN0_ATTR); 相当于设置总共16个区域的访问权限吧,我不大明白,为什么就分成16个区间了? 这个是怎么推算 ......
波斯王子 嵌入式系统
如何在PB下删除些没用的组件 使NK.BIN文件尽量小
请教大家如何在PB下删除些没用的组件 使NK.BIN文件尽量小 帮忙讲解的详细点 谢谢各位大哥了!!...
woyezhidao0f 嵌入式系统
1600个led1206怎么连接
各位大牛 我是一个小虾米 工作中遇到了很棘手的问题 老板让我画一个板子 设计一个电路 这个电路里面包含了1600个led 1206的灯 考虑到电路的可行性 我实在不知道该怎么办 希望看到这 ......
15890606461 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2481  500  413  672  2348  45  43  58  26  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved