电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CA75M0000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530CA75M0000DG在线购买

供应商 器件名称 价格 最低购买 库存  
530CA75M0000DG - - 点击查看 点击购买

530CA75M0000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530CA75M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codecompliant
其他特性TRAY
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率75 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.85mm
电源3.3 V
认证状态Not Qualified
最大压摆率88 mA
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
pdf中有道不能够整句划词的解决方法
PDF中:在编辑/首选项/一般/应用程序启动中,将“启动时启用保护模式”前面的勾去掉再重启adobe reader X :)...
upc_arm 微控制器 MCU
用Borad Cutout功能制作异形孔
在Altium Designer下制作规则的孔及封装,是件很方便的事情。但是如果你想要制作的封装拥有的是不规则的孔型。这个时候,在你对AltiumDesigner的功能了解不足够多的情况下,你可能就有点束手无 ......
okhxyyo PCB设计
今天分手了,大家谁来安慰我。。。。。
今天分手了,谈了两年半多了。。。。。大家谁来安慰我。。。。。心痛的要死。。。。。:( :(:( :( :(:(:(:( :( :( :( :( :( :( :( :( :( :( :( :(:(:(:(:( :( :(:( :(:( :(:(:( :(:( :( :(:( :(: ......
drjloveyou 聊聊、笑笑、闹闹
感谢有你+家人 @【聊聊、笑笑、闹闹】
感谢家人,让我有了坚持,忍受工作中的人和事,虽然有点负能量,但是一个好的团队,对的领导,真的很重要。 还要感谢生活,生活很美好 ...
chulingyuewei 聊聊、笑笑、闹闹
发个贴赚分..
0...
younha 嵌入式系统
关于Zigebee网络通信实验的一些问题请教
最近在学习Zigbee,看到网络通信试验里无论是祖波还是广播或者点播,都会配置这么一句话:Point_To_Point_DstAddr.endPoint = SAMPLEAPP_ENDPOINT; 请问这个参数在组网中有什么作用呢? ...
陈皮皮 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2855  2128  2140  368  2562  38  30  49  52  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved