电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CA28M6363DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530CA28M6363DG在线购买

供应商 器件名称 价格 最低购买 库存  
530CA28M6363DG - - 点击查看 点击购买

530CA28M6363DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530CA28M6363DG规格参数

参数名称属性值
类型XO(标准)
频率28.6363MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
650元出LM4F232H5QD TI官方M4开发板 全新
参加TI的关于M4的培训班, 送了一块 LM4F232H5QD M4的开发板,就是官方149美刀的那个 板子全新 未开封 现650元出手。 可支付宝交易: http://item.taobao.com/item.htm?id=15019045654...
sblpp 淘e淘
请教Windows XP编程环境下如何控制网络驱动?
我需要在Windows XP环境下实现某种程度的网关功能,因此需要在应用软件中直接控制网络驱动。需要两个最为基本的控制功能: (1)驱动控制。这需要通过CreateFile来创建控制句柄。但不知道相应 ......
gwqnet 嵌入式系统
ISE VHDL 如何通过端口给二维数组赋值呢?
想写一个处理器,从RAM中读取一个矩阵。想了想觉得不可能,所以请高人指点。 本帖最后由 dongxh 于 2012-11-28 18:57 编辑 ]...
dongxh FPGA/CPLD
Mini6410接3G上网卡上WCDMA联通网实现了(2010-10-4)
转自:http://www.arm9home.net/read.php?tid-8184.html Mini6410新进展,现在可以接3G上网卡上网了,首先实现的是世界通用联通WCDMA网络,有图有真相,这是基于命令行实现的,下一步是把它改 ......
xyz.eeworld 嵌入式系统
fifotongxin
FIFO 的通信...
三奘哥 FPGA/CPLD
AM335x android
我用的am335x EVM裁剪的板子,去掉了eeprom,硬件是没有问题的,因为我可以成功移植linux系统,现在要移植android系统,出现以下错误,请高手指点一下可能去哪里的问题,多谢啦。 U-Boot SPL 2 ......
maomaotu TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2003  1814  256  1811  2752  13  27  48  58  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved