电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590PD24M9981DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590PD24M9981DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590PD24M9981DGR - - 点击查看 点击购买

590PD24M9981DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590PD24M9981DGR规格参数

参数名称属性值
类型XO(标准)
频率24.9981MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
学ARM9好还是ARM11好?
请教前辈:我想学嵌入式,是不是有必要买一块开发板?哪个开发板便宜又适合学习?...
403245662 ARM技术
【转】4G忽悠了我们哪些事
本帖最后由 善良的鱼默默 于 2013-12-25 20:41 编辑 什么是4G,记得刚有3G那会就有人问我什么是3G,当时我的解释就是网速快。现如今很多人还没用上3G呢,4G就出来了。那么,到底什么又是4G呢 ......
善良的鱼默默 综合技术交流
LM3S系列芯片的SPI通信
请教一下, SSIConfigSetExpClk(SSI_BASE, SysCtlClockGet(), SSI_FRF_MOTO_MODE_0, SSI_MODE_SLAVE, BitRate, DataWidth); 这个函数中,最后一个DataWidth, 是用来设置SSI的接收 ......
guguo2010 微控制器 MCU
武汉正维电子技术有限公司招聘 高级FPGA开发工程师
武汉正维电子技术有限公司招聘时限: 2013.07.10~2013.07.31 公司简介: 武汉正维电子技术有限公司是一家专注于射频技术、移动通信技术的研究和产品开发、生产、销售及通信工程服务的高新 ......
武汉正维电子 求职招聘
申精建议
发现很多帖子都能达到精华的要求,但由于管理员和版主的时间、精力等原因并没有设置为精华。在这里建议发帖者如果觉得自己的帖子可以作为精华时,最好在帖子是标题上添加申精等字样,获取管理员 ......
zhaojun_xf 为我们提建议&公告
自制示波器电流探头研发成功:测STM32 FOC电机板
自制示波器电流探头研发成功:测STM32 FOC电机板 测了下启动电流波形,效果还可以;最高频率200K; 此内容由EEWORLD论坛网友music_586原创,如需转载或用于商业用途需征得作者同意并注明 ......
music_586 电机控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 541  1669  1292  1257  1721  46  2  26  13  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved