电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ALVCH16500DGGY

产品描述IC UNIV BUS TXRX 18BIT 56TSSOP
产品类别逻辑    逻辑   
文件大小199KB,共17页
制造商Nexperia
官网地址https://www.nexperia.com
下载文档 详细参数 选型对比 全文预览

74ALVCH16500DGGY在线购买

供应商 器件名称 价格 最低购买 库存  
74ALVCH16500DGGY - - 点击查看 点击购买

74ALVCH16500DGGY概述

IC UNIV BUS TXRX 18BIT 56TSSOP

74ALVCH16500DGGY规格参数

参数名称属性值
Brand NameNexperia
厂商名称Nexperia
零件包装代码TSSOP
包装说明TSSOP,
针数56
制造商包装代码SOT364-1
Reach Compliance Codecompliant
Samacsys Description74ALVCH16500 - 18-bit universal bus transceiver; 3-state@en-us
其他特性WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION
系列ALVC/VCX/A
JESD-30 代码R-PDSO-G56
长度14 mm
逻辑集成电路类型REGISTERED BUS TRANSCEIVER
湿度敏感等级2
位数18
功能数量1
端口数量2
端子数量56
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
传播延迟(tpd)5.4 ns
座面最大高度1.2 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.2 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度6.1 mm
Base Number Matches1

文档预览

下载PDF文档
74ALVCH16500
Rev. 3 — 11 December 2017
18-bit universal bus transceiver; 3-state
Product data sheet
1
General description
The 74ALVCH16500 is a high-performance CMOS product. This device is an 18-bit
universal transceiver featuring non-inverting 3-state bus compatible outputs in both
send and receive directions. Data flow in each direction is controlled by output enable
(OEAB and OEBA), latch enable (LEAB and LEBA), and clock (CPAB and CPBA) inputs.
For A-to-B data flow, the device operates in the transparent mode when LEAB is HIGH.
When LEAB is LOW, the A data is latched if CPAB is held at a HIGH or LOW logic level.
If LEAB is LOW, the A data is stored in the latch/flip-flop on the HIGH-to-LOW transition
of CPAB. When OEAB is HIGH, the outputs are active. When OEAB is LOW, the outputs
are in the high-impedance state.
Data flow for B-to-A is similar to that of A-to-B but uses OEBA, LEBA and CPBA.
The output enables are complimentary (OEAB is active HIGH, and OEBA is active LOW).
To ensure the high impedance state during power up or power down, OEBA
should be tied to V
CC
through a pullup resistor and OEAB should be tied to GND
through a pulldown resistor; the minimum value of the resistor is determined by the
current-sinking/current-sourcing capability of the driver.
Active bus-hold circuitry is provided to hold unused or floating data inputs at a valid logic
level.
2
Features and benefits
CMOS low power consumption
MultiByte flow-through standard pin-out architecture
Low inductance multiple V
CC
and GND pins for minimum noise and ground bounce
Direct interface with TTL levels (2.7 V to 3.6 V)
Bus hold on data inputs
Output drive capability 50 Ω transmission lines at 85 °C
Current drive ±24 mA at 3.0 V
Complies with JEDEC standards:
JESD8-5 (2.3 V to 2.7 V)
JESD8B/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM ANSI/ESDA/JEDEC JS-001 exceeds 2000 V
CDM JESD22-C101E exceeds 1000 V

74ALVCH16500DGGY相似产品对比

74ALVCH16500DGGY 74ALVCH16500DGGS 74ALVCH16500DGG:11
描述 IC UNIV BUS TXRX 18BIT 56TSSOP IC UNIV BUS TXRX 18BIT 56TSSOP 74ALVCH16500 - 18-bit universal bus transceiver (3-State) TSSOP 56-Pin
Brand Name Nexperia Nexperia Nexperia
零件包装代码 TSSOP TSSOP TSSOP
包装说明 TSSOP, TSSOP, PLASTIC, SOT-364, TSSOP2-56
针数 56 56 56
制造商包装代码 SOT364-1 SOT364-1 SOT364-1
Base Number Matches 1 1 1
厂商名称 Nexperia Nexperia -
Reach Compliance Code compliant compliant -
Samacsys Description 74ALVCH16500 - 18-bit universal bus transceiver; 3-state@en-us 74ALVCH16500 - 18-bit universal bus transceiver; 3-state@en-us -
其他特性 WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION -
系列 ALVC/VCX/A ALVC/VCX/A -
JESD-30 代码 R-PDSO-G56 R-PDSO-G56 -
长度 14 mm 14 mm -
逻辑集成电路类型 REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER -
湿度敏感等级 2 2 -
位数 18 18 -
功能数量 1 1 -
端口数量 2 2 -
端子数量 56 56 -
最高工作温度 85 °C 85 °C -
最低工作温度 -40 °C -40 °C -
输出特性 3-STATE 3-STATE -
输出极性 TRUE TRUE -
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY -
封装代码 TSSOP TSSOP -
封装形状 RECTANGULAR RECTANGULAR -
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH -
峰值回流温度(摄氏度) 260 260 -
传播延迟(tpd) 5.4 ns 5.4 ns -
座面最大高度 1.2 mm 1.2 mm -
最大供电电压 (Vsup) 3.6 V 3.6 V -
最小供电电压 (Vsup) 1.2 V 1.2 V -
标称供电电压 (Vsup) 3.3 V 3.3 V -
表面贴装 YES YES -
技术 CMOS CMOS -
温度等级 INDUSTRIAL INDUSTRIAL -
端子形式 GULL WING GULL WING -
端子节距 0.5 mm 0.5 mm -
端子位置 DUAL DUAL -
处于峰值回流温度下的最长时间 30 30 -
宽度 6.1 mm 6.1 mm -
基于MSP430和USB的数据采集系统
基于MSP430和USB的数据采集系统,文章,有兴趣的可以看看。...
hebin939 微控制器 MCU
超声波传感器电路
25050...
xubifei2008 单片机
大面积覆铜技巧
大面积覆铜技巧 覆铜是一种常见的操作,它是把电路板上没有布线的区域铺满铜膜。这样可以增强电路板的抗干扰性能。大面积覆铜的操作步骤如下: 步骤1:执行菜单命令【Place】/【Polygon Pla ......
西电小侯 模拟电子
老板说错话你该怎么办
  当老板说错话的时候,你该怎么办,当然没有一个一成不变的处理模式。至于怎么应对才好,要看老板的脾气秉性、说错话的场合,说的错话可能造成的影响等诸方面的因素来决定你该采取的方法。当 ......
ESD技术咨询 工作这点儿事
求教LCD显示图片和文字的显示方向问题???
小弟现在在跑野火LCD显示图片和中英文字的例程,遇到了显示方向问题,还望做过的大哥指教指教,小弟感激不尽!!!(液晶控制器为HX8347-G(T)) 问题: 1.GS和SS分别选定gate driver ......
jackstm32 stm32/stm8
晒WEBENCH设计的过程+低通滤波器的方案对比设计过程
本帖最后由 azhiking 于 2014-8-22 18:01 编辑 上次我们使用了Webench设计了一款低通滤波器,系统根据设计需求给出了7中不同的解决方案,我们选择了巴特沃斯滤波器,那其他的解决方案与这个 ......
azhiking 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 558  961  2070  1579  2300  28  24  43  29  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved