电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591CD-BDG

产品描述OSC PROG CMOS 3.3V 7PPM EN/DS
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591CD-BDG概述

OSC PROG CMOS 3.3V 7PPM EN/DS

591CD-BDG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围10MHz ~ 160MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±7ppm
频率稳定性(总体)±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
evc——怎样读存储卡的写保护状态?
evc——怎样读存储卡的写保护状态?...
uyang4050 嵌入式系统
VC++2005/WinCE 建的工程(Debug版). TRACE(L"文件不存在!\n"); 在什么窗口下显示? 还可以有其它什么输出信息语句?
VC++2005/WinCE 建的工程(Debug版). TRACE(L"文件不存在!"); 在什么窗口下显示? 还可以有其它什么输出信息语句? View--OutPut窗口, 看不到TRACE(....)输出的信息. 要想在View--OutPut窗 ......
ayangyzl 嵌入式系统
功率mos管
我现在需要用 功率管(目前有 mos 以及 IGBT 几种选择)达成 H桥路 来驱动电机 ,请问用什么芯片,希望电机的功率达到最大。而且mos管上的消耗最小。有推荐 IRF3205的,可是只有 N的,找不到与 ......
photosynthesis 模拟电子
求助:2407的问题
1。 相同的中断程序,用在两个不同的工程中, 一个总是有问题:\"vectors.asm\", line 1: syntax error at or near symbol \'.\' 不明白是什么原因? .ref _c_int0 .ref ......
faoxue 微控制器 MCU
基于FPGA的HDB3编码与译码
求助:基于FPGA的编译码,如何用quartusII 实现。谢谢啦...
lylmike FPGA/CPLD
【Nucleo+BLUENRG心得】+跑例程
【Nucleo+BLUENRG心得】+跑例程 1、解压 x-cube-idb04_l0 打开x-cube-idb04_l0\X-CUBE-IDB04\Projects\STM32L053R8-Nucleo\Applications\Bluetooth_LE\SensorDemo例程 178468 2、编译 ......
蓝雨夜 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2330  313  1750  1751  1319  17  4  29  44  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved