电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591KC245M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591KC245M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
591KC245M000DG - - 点击查看 点击购买

591KC245M000DG概述

SINGLE FREQUENCY XO, OE PIN 1

591KC245M000DG规格参数

参数名称属性值
类型XO(标准)
频率245MHz
功能启用/禁用
输出CML
电压 - 电源1.8V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)110mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
TI 54xxDSP与51单片机的接口技术
摘要:TI的54xxDSP是一种定点DSP系列芯片,产生应用于各种信号处理系统,特别是语音信号处理系统。在这些系统中,通常由两部分组成。一部分为DSP子系统,这是整个系统的核心,主要完成采样、数 ......
feifei DSP 与 ARM 处理器
求教比较器问题
143092 如图所示 输入有效值为6V、 50Hz 的交流正弦波 ,在输出端1脚得到的波形为占空比约0.2左右的方波,5V换成12V占空比几乎不变,理论上应该得到0.5的方波啊,这是什怎么回事呢?:time: ......
尘海月 模拟电子
请教 ADS 配置的问题
现用ADS调试新板子, 之前没用过ADS, 想问几个问题 1 CodeWarrior 里, OR Base , RW Base , Image entry Point 应该如何确定这几项的值?? 2 AXD里 configure interface->target ......
xingwang 嵌入式系统
又一批滤波器!!!好有成就感啊。。
不多说了,直接上图。。。。滤波器具体指标如下 频率 DC----88MHz(低通) 带内差损 小于 1db 带外抑制 大于50db @ 160MHz以外 承受功率 大于50W 手里正好有个50W的功放, ......
RF-刘海石 无线连接
PLC特点和原理
PLC的特点 1. 可靠性高,抗干扰能力强 2 .通用性强,控制程序可变,使用方便 PLC品种齐全的各种硬件装置,可以组成能满足各种要求的控制系统,用户不必自己再设计和制作硬件装置。用户在硬件 ......
eeleader 工业自动化与控制
【每日一片】TI M3 中最强的 LM3S9D96 Block Diagram
Firestorm 是 Stellaris M3 中最新的一代产品,也是 TI M3 中定位最高端的一代,其中最强的是 LM3S9D96. 72704...
Study_Stellaris 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 813  978  1401  177  1202  13  40  50  30  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved