电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595CE150M000DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-8
产品类别无源元件   
文件大小404KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595CE150M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
595CE150M000DGR - - 点击查看 点击购买

595CE150M000DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-8

595CE150M000DGR规格参数

参数名称属性值
类型VCXO
频率150MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±65ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 9.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si595
关于sd卡的问题
小弟最近在做一个关于sd卡的项目 具体要求是:1:通过pc机将有用的数据存到sd卡里 2:通过单片机将其读出 遇到的问题:不知道从哪个地址开始是有用数据,不知道pc会把文件从哪 ......
edward_liu 嵌入式系统
mini2440开发板的原理图和封装库下载
如题: 27961...
绿茶 嵌入式系统
车载TP低功耗唤醒按键暗电流超标问题
各位大神,本人做车载TP的,最近一个项目拥有灭屏唤醒功能,设计中专门设计了低功耗按键实现这个功能,要求在低功耗状态下,这个按键线流过的电流不能超过0.5mA,但是目前检测实际已经超过0.5mA, ......
Arnorelax 汽车电子
ADS编译个简单程序出现个奇怪问题.
ADS下.make 貌似语法没有错.在百度上都不知道怎么问.只能上图啦...为什么会出现这个问题咧..很困惑啊..?请求高手帮助啊......
3108009356 ARM技术
求助:PADS从PCB转原理图
网上的一个朋友的问题,放在这里,希望大家多多帮忙: PADS如何从PCB转原理图? 之前只用过PROTEL,似乎没有遇见过类似的问题啊!...
soso PCB设计
89美金FPGA开发板
采用并行机制的FPGA,实施并行协作与并行控制算法,为柔性直流输电获得强大的控制器。同时,其硬件的可靠性,保证系统的可靠运行。:Mad::Mad::Mad:...
huiyanhuishi FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2890  2770  292  77  2374  11  40  52  7  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved