电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590BC296M703DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590BC296M703DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590BC296M703DGR - - 点击查看 点击购买

590BC296M703DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590BC296M703DGR规格参数

参数名称属性值
类型XO(标准)
频率296.703MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
这个硬件问题不懂,,请教
有没有朋友弄过放大比较电路啊,最近本来在弄东西要用到比较电路,,, 就是一直弄不出来,,,烦死了,,貌似芯片用lm386 先谢谢了...
Codemaster 嵌入式系统
stm32驱动液晶在keil在线调试的怪问题,不知道什么原因,有调试经验的帮忙看下!
自己修改的LCD驱动函数,工程编译链接没问题,下载到stm32板子上,液晶白屏,复位断电上电等操作都没用,之后打开Debug,利用j-link在线调试,点击全速运行,LCD竟然奇迹般的亮了,达到自己的效 ......
秦皇 stm32/stm8
单片机学习高级群欢迎加入!目前人数将满!
86079002...
batmanliufan 嵌入式系统
投票:你现在使用的是什么操作系统(感谢参与)
本帖最后由 lcofjp 于 2017-10-15 15:39 编辑 因为目前正在写一个串口应用的软件,面对的当然主要是电工啦,但是这个软件不支持XP系统,理论上会支持>=windows7,macOS,linux,所以现在想了 ......
lcofjp 嵌入式系统
findfirstfile遍历文件问题
小弟在网上搜到一个例子, 总是要检查 strcmp(fd.cFileName, ".") && strcmp(fd.cFileName, ".."), 请问这是用来判断什么的?...
heeroz 嵌入式系统
SYMBOL数据采集器(MC1000)死机问题
大家好 我的问题是 我做的MC1000的程序为什么扫了10个左右的条马后会死机? 导致错误? 我拿出RMB200元 寻求这个答案 如果有知道的或者能解决我的问题人 帮我看下 钱我一定会给的谢谢 ......
szgaoju 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 989  245  779  1143  120  10  42  11  45  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved