电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591BA-CDG

产品描述OSC PROG LVDS 3.3V 50PPM EN/DS
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

591BA-CDG概述

OSC PROG LVDS 3.3V 50PPM EN/DS

591BA-CDG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围215MHz ~ 524.999MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±50ppm
频率稳定性(总体)±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
怎样才能把.c源程序存为ICCAVR的库文件
怎样才能把.c源程序存为ICCAVR的库函数?...
wangbin65530 Microchip MCU
关于注册机的说明,注册机已汇总到了置顶帖《MSP430学习资料整合》
大家找IAR的注册机找的特别多,IAR的注册机现在跟新到了5.5 在这个链接里面: https://bbs.eeworld.com.cn/thread-339722-1-8.html CCS最新的license: 在这个链接: https://bbs.eeworld. ......
wstt 微控制器 MCU
quartus
file:///C:\Users\安宁\AppData\Roaming\Tencent\Users\1137055984\QQ\WinTemp\RichOle\SCYDCK}FXW93~}}M2_`TS5U.png在qsys中generate的时候总是出现脚本不能写的问题是什么原因 ...
的神等等 FPGA/CPLD
关于三极管的低频等效模型的
本帖最后由 小盼abc 于 2016-8-14 20:32 编辑 按道理说三极管的小信号等效模型应该是图1中b那样啊,为什么最终简化出来的都是图2啊,自己感觉简化的模型为我画的更加合理啊 ...
小盼abc 模拟电子
LCD Cape 近况
之前chenzhufly大哥给了我一块PCB,但是由于没有0603封装的电阻电容,以及S8050三极管,拖到今天才完成基本部分的焊接。上图晒晒。不过焊工一般。:congratulate: 144495 144496 目前还 ......
lonerzf 聊聊、笑笑、闹闹
利用STM32F4“黑进”硬盘驱动无刷电机--EEWORLD大学堂
利用STM32F4“黑进”硬盘驱动无刷电机:https://training.eeworld.com.cn/course/2086“黑”一个运行在4500RPM的旧硬盘驱动无刷电机,且不适用速率控制电路。一切操作都由STM32F407VGT6实现。 ......
chenyy 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1990  2180  1433  1721  760  54  44  36  39  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved