电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511JCA250M000AAGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

511JCA250M000AAGR在线购买

供应商 器件名称 价格 最低购买 库存  
511JCA250M000AAGR - - 点击查看 点击购买

511JCA250M000AAGR概述

SINGLE FREQUENCY XO, OE PIN 1

511JCA250M000AAGR规格参数

参数名称属性值
类型XO(标准)
频率250MHz
功能启用/禁用
输出LVDS
电压 - 电源1.8V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
我就纳闷了,为什么发上来的资料一旦是出自某某公司就特别受大家关注?
没搞懂,为什么呢,会不会有资料泄密的问题呢?...
zhuxl 模拟电子
C2000F2833pwm计时
有周期变化的方波,想得到每个周期,怎样利用pwm在事件变化的时候开始运行计数,这样就能算出周期了。我觉得像event trigger的都是利用pwm去trigger其他事件(例如ADC转换),而不是根据事件tri ......
alal 微控制器 MCU
嵌入式系统,你知道怎么学吗?就是这么简单
《新人怎么学嵌入式》 更多资料分享请上扫IC网 作为一个新人,怎样学习嵌入式Linux?被问过太多次,特写这篇文章来回答一下。 在学习嵌入式Linux之前,肯定要有C语言基础。汇编基础有没有 ......
扫IC网`Allen 嵌入式系统
关于滚动显示信息
要把一条信息(CStrig类型),滚动的显示在界面一个固定的的区域, 首先从固定区域的右边进去,然后从左边慢慢出去, 就像电视上在屏幕下面滚动显示资讯一样; 我现在的问题是当信息进来到了 ......
zhangq 嵌入式系统
各位老前辈.请问一下wince驱动学习过程
一直都在做应用程序开发.想学习驱动程序的开发 没有找到入手的技巧.看了资料还是无从下手.咋办?...
chrislu 嵌入式系统
稻子进去大米出来,水稻是怎么去壳的,吃了几十年你不一定见过!
本帖最后由 btty038 于 2019-10-25 11:57 编辑 这几天2019年诺贝尔奖陆续揭晓,很多小伙伴都有这样的疑问,靠培育出的杂交水稻,养活了全世界数十亿人的袁隆平为什么从来都没有获得过诺贝尔 ......
btty038 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1780  2350  2288  699  2312  14  36  8  19  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved