电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510ACA118M125AAG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

510ACA118M125AAG在线购买

供应商 器件名称 价格 最低购买 库存  
510ACA118M125AAG - - 点击查看 点击购买

510ACA118M125AAG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

510ACA118M125AAG规格参数

参数名称属性值
类型XO(标准)
频率118.125MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)43mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
考研 VS 全国电子设计大赛
本帖最后由 paulhyde 于 2014-9-15 09:10 编辑 各位讨论一下考研和参加今年的全国电子设计大赛那个更重要! ...
fengjinwei666 电子竞赛
SensorTile Android ST BlueMS Try
本帖最后由 梁志坚 于 2017-1-7 14:08 编辑 板子到了有一段时间,在参考了论坛上其他网友的分享后,我自己也对SensorTile尝试使用了一下,发现还真的挺好上手和功能挺强大的。鉴于其他网友也 ......
梁志坚 MEMS传感器
关于12864和TFT
最近想买个液晶,到网上看了看12864还分为COG和COB的,COG的便宜点,不知道这两种类型的12864程序写法是不是一样,也就是说是不是就是一个相同的程序就能搞定两种类型的12864? TFT显示是什么 ......
白丁 FPGA/CPLD
【MSP430 编译器使用经验】+ Energia 开发环境认识
本帖最后由 slotg 于 2014-7-30 01:01 编辑 162007 【说明】 Arduino是这几年最著名的开源平台之一,在淘宝上搜一下就可以搜到很多为这个开源平台设计的扩充模块,Arduino平台不一定适合 ......
slotg 微控制器 MCU
IIC逻辑选型指南
最初I2C 总线是为单块板上少量器件的相互作用而设计的诸如实现车辆内收音机或电视机的调谐若将总线电容设定成最大值400PF 获得一个合适的上升和下降时间可以保证最高数据传送速率为100Kbit/s 时 ......
rain FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 679  1742  1229  1361  721  18  2  24  43  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved