电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

599DDB000112DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-810
产品类别无源元件   
文件大小550KB,共27页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

599DDB000112DG在线购买

供应商 器件名称 价格 最低购买 库存  
599DDB000112DG - - 点击查看 点击购买

599DDB000112DG概述

VCXO; DIFF/SE; I2C PROG; 10-810

599DDB000112DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出CML
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)120mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 9 8 / S i 5 9 9
10–810 M H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Features
I
2
C programmable output
frequencies from 10 to 810 MHz
0.5 ps RMS phase jitter
Superior power supply rejection:
0.3–0.4 ps additive jitter
Available LVPECL, CMOS, LVDS,
and CML outputs
1.8, 2.5, or 3.3 V supply
Pin- and register-compatible with
Si570/571
Programmable with 28 parts per
trillion frequency resolution
Integrated crystal provides stability
and low phase noise
Frequency changes up to
±3500 ppm are glitchless
–40 to 85 °C operation
Industry-standard 5x7 mm package
Si5602
Applications
Ordering Information:
SONET / SDH / xDSL
Ethernet / Fibre Channel
3G SDI / HD SDI
Multi-rate PLLs
Multi-rate reference clocks
Frequency margining
Digital PLLs
CPU / FPGA FIFO control
Adaptive synchronization
Agile RF local oscillators
See page 21.
Pin Assignments:
See page 20.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
Description
The Si598 XO/Si599 VCXO utilizes Silicon Laboratories' advanced DSPLL®
circuitry to provide a low-jitter clock at any frequency. They are user-
programmable to any output frequency from 10 to 810 MHz with 28 parts per
trillion (PPT) resolution. The device is programmed via a 2-pin I
2
C compatible
serial interface. The wide frequency range and ultra-fine programming resolution
make these devices ideal for applications that require in-circuit dynamic frequency
adjustments or multi-rate operation with non-integer related rates. Using an
integrated crystal, these devices provide stable low jitter frequency synthesis and
replace multiple XOs, clock generators, and DAC controlled VCXOs.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Power Supply Filtering
Si598
SDA
Fixed
Frequency
Oscillator
Any Frequency
DSPLL®
10 to 810 MHz
Clock Synthesis
CLK+
CLK–
7
V
C
1
2
3
8
SCL
6
5
4
V
DD
Vc
(Si599)
OE
CLK–
CLK+
ADC
I2C Interface
GND
SDA
SCL
GND
Si599
Rev. 1.1 6/18
Copyright © 2018 by Silicon Laboratories
Si598/Si599
申请样片+我的申请经历,已总结
多参量调试信号源DIY活动共需要八种样片,但ADI每次只允许申请四种。 今天在家有空,申请了四种,分别如下 AD9834CRUZ 2 20 ld TSSOP AD5620BRJZ-1500RL7 2 8 ......
exiao ADI 工业技术
CPLD没有复位信号输入,怎么用代码生成一个复位信号
能不能在CPLD上电时,用代码生成一个持续一定时间的复位信号?...
hzfywht FPGA/CPLD
iar ewarm 6.10.1破解版
iar ewarm 6.10.1破解版资源由iar ewarm 6.10.1 官方原版文件加注册机组合而成, 安装原本文件之后运行注册机注册一下97929...
aa0613 微控制器 MCU
【Cyclone V 评估板】 -- 板子更新方法
Cyclone V 评估板板子在固件内有更新例程,包括了Nios II 嵌入处理器、Ethernet MAC、及HTML上网服务。 当SW3.3拨向off (1)时,上电后将进入更新过程,出现的WEB页可以将新的FPGA设计写入fl ......
dontium FPGA/CPLD
新人求教,关于msp430定时器 计时问题
#include void main(void) int i=0; WDTCTL =WDTPW+WDTHOLD; P2DIR = 0X01;P2OUT = 0X01; P3DIR = 0X01;P3OUT = 0X01; P1DIR = 0X01;P1OUT = 0X01; ......
...1234 单片机
提问+msp430有没有这个?
和ST那样的,TI有没有针对这个mcu的库? 没有的话,网上有没有写好了的,要是自己写的话难度大吧? ...
小营七郎 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1112  2150  1684  2582  1003  28  33  7  19  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved