电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SIT3922AC-1D2-33NB220.000000T

产品描述OSC DCXO 220.0000MHZ LVPECL SMD
产品类别无源元件   
文件大小391KB,共11页
制造商SiTime
标准
下载文档 详细参数 选型对比 全文预览

SIT3922AC-1D2-33NB220.000000T概述

OSC DCXO 220.0000MHZ LVPECL SMD

SIT3922AC-1D2-33NB220.000000T规格参数

参数名称属性值
类型DCXO
频率220MHz
输出LVPECL
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-20°C ~ 70°C
电流 - 电源(最大值)69mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.039"(1.00mm)

文档预览

下载PDF文档
SiT3922
Digitally Controlled Differential Oscillator (DCXO)
The Smart Timing Choice
The Smart Timing Choice
Features
Applications
Factory programmable between 220 MHz and 625 MHz accurate to
6 decimal places
Digital controlled pull range
Widest pull range options: ±25, ±50, ±100, ±200, ±400, ±800, ±1600
ppm
Superior pull range linearity of <= 1%, 10 times better than quartz
<0.6 ps RMS phase jitter (random) over 12 kHz to 20 MHz bandwidth
Industrial and extended commercial temperature ranges
Industry-standard packages: 3.2 mm x 2.5 mm, 5.0 mm x 3.2 mm and
7.0 mm x 5.0 mm
For frequencies lower than 220 MHz, refer to SiT3921 datasheet
Ideal for SONET, Video, Instrumentation, Satellite applications
Telecom, networking, broadband
Electrical Characteristics
Parameters
Output Frequency Range
Frequency Stability
Symbol
f
F_stab
Min.
220
-10
-25
-50
Operating Temperature Range
Start-up Time
Duty Cycle
Pull Range
Linearity
Frequency Change Polarity
First Year Aging
10-year Aging
Input Low Voltage
Input Middle Voltage
Input High Voltage
Input High or Low Pulse Width
Input Middle Pulse Width
Input to Output Isolation
Input Impedance
Input Capacitance
Zin
Cin
TBD
2.97
2.25
Vdd-1.1
Vdd-1.9
1.2
RMS Period Jitter
T_jitt
RMS Phase Jitter (random)
T_phj
3.3
2.5
61
1.6
300
1.2
1.2
1.2
0.6
TBD
3.63
2.75
69
30
Vdd-0.7
Vdd-1.5
2.0
500
1.7
1.7
1.7
0.85
VIL
VIM
VIH
T_logic
T_middle
T_use
T_start
DC
PR
Lin
-2
-5
0.4xVdd
0.8xVdd
500
500
-40
-20
45
40
Typ.
Max.
625
+10
+25
+50
+85
+70
10
55
60
Unit
MHz
ppm
ppm
ppm
°C
°C
ms
%
%
ppm
%
+2
+5
0.2xVdd
0.6xVdd
ppm
ppm
V
V
V
ns
ns
TBD
k
pF
V
V
mA
mA
V
V
V
ps
ps
ps
ps
ps
Excluding Load Termination Current, Vdd = 3.3V or 2.5V
Maximum average current drawn from OUT+ or OUT-
See Figure 9
See Figure 9
See Figure 9
20% to 80%
f = 266 MHz, Vdd = 3.3V or 2.5V
f = 312.5 MHz, Vdd = 3.3V or 2.5V
f = 622.08 MHz, Vdd = 3.3V or 2.5V
f = 312.5 MHz, Integration bandwidth = 12 kHz to 20 MHz,
all Vdds
Pin 1
Pin 1
25°C
25°C
f = 220 to 314 MHz and f = 528 to 625 MHz
f = 422 to 502 MHz
See the last page for Absolute Pull Range, APR table
Industrial
Extended Commercial
Condition
For frequency coverage see last page
Inclusive of initial tolerance, operating temperature, rated power,
supply voltage and load change
LVPECL and LVDS, Common DC and AC Characteristics
±25, ±50, ±100,
±200, ±400, ±800, ±1600
0.1
Positive Slope
1
LVPECL, DC and AC Characteristics
Supply Voltage
Current Consumption
Maximum Output Current
Output High Voltage
Output Low Voltage
Output Differential Voltage Swing
Rise/Fall Time
Vdd
Idd
I-driver
VOH
VOL
V_Swing
Tr, Tf
SiTime Corporation
Rev. 1.1
990 Almanor Avenue
Sunnyvale, CA 94085
(408) 328-4400
www.sitime.com
Revised December 2, 2014

SIT3922AC-1D2-33NB220.000000T相似产品对比

SIT3922AC-1D2-33NB220.000000T SIT3922AC-1CF-33EM622.080000X SIT3922AI-2CF-33NM500.000000Y SIT3922AI-2CF-33NM500.000000T SIT3922AC-1D2-33NB220.000000Y SIT3922AI-2CF-33NM250.000000Y SIT3922AI-2CF-33NM250.000000T SIT3922AC-1D2-25NE222.123456 SIT3922AC-2C2-25NY220.000000Y
描述 OSC DCXO 220.0000MHZ LVPECL SMD OSC DCXP 622.0800MHZ LVPECL SMD OSC DCXO 500.0000MHZ LVDS SMD OSC DCXO 500.0000MHZ LVDS SMD OSC DCXO 220.0000MHZ LVPECL SMD OSC DCXO 250.0000MHZ LVDS SMD OSC DCXO 250.0000MHZ LVDS SMD LVPECL Output Clock Oscillator, 222.123456MHz Nom, LVDS Output Clock Oscillator, 220MHz Nom,
类型 DCXO DCXO DCXO DCXO - DCXO DCXO - -
频率 220MHz 622.08MHz 500MHz 500MHz - 250MHz 250MHz - -
输出 LVPECL LVPECL LVDS LVDS - LVDS LVDS - -
电压 - 电源 3.3V 3.3V 3.3V 3.3V - 3.3V 3.3V - -
频率稳定度 ±25ppm ±10ppm ±10ppm ±10ppm - ±10ppm ±10ppm - -
工作温度 -20°C ~ 70°C -20°C ~ 70°C -40°C ~ 85°C -40°C ~ 85°C - -40°C ~ 85°C -40°C ~ 85°C - -
电流 - 电源(最大值) 69mA 69mA 55mA 55mA - 55mA 55mA - -
安装类型 表面贴装 表面贴装 表面贴装 表面贴装 - 表面贴装 表面贴装 - -
封装/外壳 6-SMD,无引线 6-SMD,无引线 6-SMD,无引线 6-SMD,无引线 - 6-SMD,无引线 6-SMD,无引线 - -
大小/尺寸 0.276" 长 x 0.197" 宽(7.00mm x 5.00mm) 0.197" 长 x 0.126" 宽(5.00mm x 3.20mm) 0.197" 长 x 0.126" 宽(5.00mm x 3.20mm) 0.197" 长 x 0.126" 宽(5.00mm x 3.20mm) - 0.197" 长 x 0.126" 宽(5.00mm x 3.20mm) 0.197" 长 x 0.126" 宽(5.00mm x 3.20mm) - -
高度 - 安装(最大值) 0.039"(1.00mm) 0.032"(0.80mm) 0.032"(0.80mm) 0.032"(0.80mm) - 0.032"(0.80mm) 0.032"(0.80mm) - -
转载------变压器同名端检测方法
325502325503 感觉很实用,分享下。 ...
lovelee 综合技术交流
如何进行GPS开发,需要什么设备?如何选择GPS模块和MCU
最近再研究GPS设备,但是不知道开发GPS需要什么样的开发板,如何选择GPS模块和MCU,有什么标准吗?有开发经验的指点一下,谢谢!...
wangxuguang150 嵌入式系统
收发器在接收端为什么要采用一个bitslip模块以及该模块的实现
RT。 采用了altlvds_tx和altlvds_rx核,在接收端串行转并行以后,采用了一个bitslip模块。好像完成了一个比特偏移的功能。 这里不是很明白为什么要采用bitslip,还有如果要自己用verilog来实 ......
robertslyh FPGA/CPLD
请大家帮忙
我刚注册的,不知道怎么得这个芯币哟,额!...
xzhxcf PCB设计
我的书 这么快就到了!!
在图书馆看到这本书,觉得还不错,遂入手一本,留作茶余饭后学习一番~~~上个图: ...
季夏木槿 聊聊、笑笑、闹闹
我的程序需要在当前目录中读取几个文件, 用evc4+ppc2003 win32(wce emulator debug) ppc 2003 emulator 如何
我的程序需要在当前目录中读取几个文件, 用evc4+ppc2003 win32(wce emulator debug) ppc 2003 emulator 如何设置文件的目录能实现操作(如要读取的文件目录为Data\\index.db)...
mjj19680827 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2327  1169  2060  1401  206  47  24  42  29  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved