电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA000127DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530NA000127DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530NA000127DGR - - 点击查看 点击购买

530NA000127DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530NA000127DGR规格参数

参数名称属性值
类型XO(标准)
频率127kHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
世界著名汽车品牌标识演化历史-----阿尔法罗密欧
人们习惯这样,接触和了解各种各样的事物,然后认为它们本来就是这样的,而不愿意多问几个为什么。正因如此,我们在浏览各种汽车图片的时候,从来不关心那些印在车鼻、车尾或者方向盘中间的品牌 ......
1ying 汽车电子
matlab第五课-符号变量代数运算!
加减乘除法!哈哈,代数运算啦!...
gaoxiao 微控制器 MCU
恳求各位坛友给点建议!谢谢哈
我是来给我女友问问的。她今年6月毕业,电子信息科学与技术专业,读的是一个不起眼的二本学校。成绩可以,四级过了,去年拿到过电子设计竞赛省赛一等奖。现在考研失败想找工作,我想问问像她 ......
libobozyy 工作这点儿事
【连载】【ALIENTEK 战舰STM32开发板】STM32开发指南--第三十七章 无线通信实验
第三十七章 无线通信实验 ALIENTKE战舰STM32开发板带有一个2.4G无线模块(NRF24L01模块)通信接口,采用8脚插针方式与开发板连接。本章我们将以NRF24L01模块为例向大家介绍如何在ALIENTEK战舰S ......
正点原子 stm32/stm8
DX们,TCPMP又来问题了。。关于player节点的set的参数。。
myplayer->Set(myplayer,PLAYER_PLAY,1,sizeof(int)); 这个报错:F:\GPS项目\软件\GPS(09.03.13)\MusicDlg.cpp(264) : error C2664: 'int (void *,int,const void *,int)' : cannot convert ......
adingx 嵌入式系统
模电(康华光版)教程及答案
需要的下载...
yimingboy 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2752  594  1201  796  813  47  23  4  11  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved