电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA500M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EA500M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530EA500M000DGR - - 点击查看 点击购买

530EA500M000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530EA500M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明DILCC6,.2
Reach Compliance Codecompliant
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率500 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.85mm
电源2.5 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率121 mA
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
寄存器有双缓冲
在学习DSP2812的时间管理器,看到教材上提到说其中有一些寄存器有双缓冲。 请教一下,双缓冲的寄存器和普通的寄存器比有什么不同?有什么优点? ...
木木木JS 单片机
【TI首届低功耗设计大赛】MSP430FR5969的引脚
本帖最后由 lonerzf 于 2014-10-5 19:55 编辑 趁着假期,赶紧着手MSP430FR5969的扩展板的设计。只是,一上来就有了疑惑,不清楚排针上的 I/O! ,以及 SDA* 、SCL* 是什么个意思 173911 ......
lonerzf 微控制器 MCU
FPGA开发全攻略——时序约束
469525 ...
至芯科技FPGA大牛 FPGA/CPLD
通过串口下载Vxworks Image
我想通过串口下载镜像文件到目标机,config,h文件配置如下: #define DEFAULT_BOOT_LINE "tsfs(0,0)PC-12032051:/vxWorks 主机上只有一个串口,所以这就把打印信息输出到屏幕了,#define ......
gyudi 实时操作系统RTOS
一张动态图,带你了解傅里叶变换
115364...
qinkaiabc 模拟与混合信号
我又来了..WINCE 6.0 LOGO和进度条的进度问题
问题1:我想修改我的WINCE 6.0系统的启动LOG,我将JPEG图片转化成.C文件后复制都SRC\BOOTLOADER\EBOOT中的 Bitmap.C中,const unsigned char ScreenBitmap45880] = {} 其他都没改.编译后起 ......
huangnian 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2527  1333  1439  2547  2049  32  23  40  3  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved