电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595AG24M5760DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-8
产品类别无源元件   
文件大小404KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595AG24M5760DGR在线购买

供应商 器件名称 价格 最低购买 库存  
595AG24M5760DGR - - 点击查看 点击购买

595AG24M5760DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-8

595AG24M5760DGR规格参数

参数名称属性值
类型VCXO
频率24.576MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±50ppm
绝对牵引范围(APR)±35ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)135mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 9.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si595
发个蛋帖
0...
jqq850226 嵌入式系统
年终总结
忙忙碌碌了一年,年初赶一个项目,到5月告一段落。接着忙着装修房子,各种建材、家具都要自己去看,前后折腾了3个月。10月份结婚。年底换了份工作,感觉之前的工作方向太窄,出路少,以后想跳槽 ......
yinyue01 聊聊、笑笑、闹闹
求助:关于引脚辩认
我刚申了一片F247,是正对凹坑从左侧逆时针数起的第1个脚为1脚,还是正对字从左侧逆时针数起的第1个脚为1脚?我看网上有些是正对凹坑又有些是正对字,我被搞糊涂了。还有如果以凹坑为参考标准, ......
sbdhgxm 微控制器 MCU
学习Hercules 从_c_int00了解Hercules的初始化过程!
在IAR工程项目配置中 Linker/Library/Override default program entry Entery symbol 中 填入 _c_int00 106280 在download and debug 后就直接跳到右边 _c_int00 函数 该函数与 “ ......
蓝雨夜 微控制器 MCU
在用AD7195 时发现,他会产生一种声很小的叫声,有见过这种情况的没?
在用AD7195 时发现,他会产生一种声很小的叫声,有见过这种情况的没?...
uzufk ADI 工业技术
电路常识性概念五--三态门与高阻态
三态门,是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路。高阻态相当于隔断状态(电阻很大,相当于开路)。 三态门都有一个EN控制使能端,来控制门电路的通 ......
qinkaiabc 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1136  2027  2892  2043  2632  23  41  59  42  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved