电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534DA000502DG

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534DA000502DG在线购买

供应商 器件名称 价格 最低购买 库存  
534DA000502DG - - 点击查看 点击购买

534DA000502DG概述

QUAD FREQUENCY XO, OE PIN 2

534DA000502DG规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1874.744MHz
频率 - 输出 2875.336MHz
频率 - 输出 3880.408MHz
频率 - 输出 4880.936MHz
功能启用/禁用
输出CML
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
用什么方法能够让板子自动从SCI启动模式换成flash 模式而无需手动操作开关
用什么方法能够让板子自动从SCI启动模式换成flash 模式而无需手动操作开关...
安_然 微控制器 MCU
分支预测(bi-mode yags预测原理)
小弟最近研究分支预测方面的东西,看了几篇国外的论文对一些东西还是不理解,网上也很难找到其他的资料。目前对bi-mode和yags这两个分支预测器有几个疑问,还望知道的大侠指点一二。 1.BI-MODE ......
zhtwn 嵌入式系统
一种锁定相位编程可调全数字锁相环设计
一种锁定相位编程可调全数字锁相环设计 1 引 言 锁相技术在信号处理、调制解调、时钟同步、倍频、频率综合等领域都得到了广泛的应用。目前锁相技术的实现主要有模拟锁相环(APLL)、全数字锁相 ......
maker 嵌入式系统
大家好新人报道
大家好新人报道大家好新人报道大家好新人报道大家好新人报道...
shayuxian 聊聊、笑笑、闹闹
STM32的jtag和swd的作用相同吗?
一直迷惑STM32的jtag和swd的区别,除去调试所用的信号不同外,其它的功能都是一样的吗?都可以进行调试和代码下载等操作。...
qiyuan775 stm32/stm8
如何配置基于wince系统的手机游戏开发环境,如何配置VMWare运行环境
1.如何配置基于wince系统的手机游戏开发环境? 2.如何配置VMWare(虚拟机)运行环境? 因为要用到虚拟机 所以需要配置 谢谢 啦 希望高手们能够多多指点...
michael168 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2277  2244  2370  263  1138  53  13  57  48  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved