电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FAB000269DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570FAB000269DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570FAB000269DGR - - 点击查看 点击购买

570FAB000269DGR概述

ANY, I2C PROGRAMMABLE XO

570FAB000269DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率810 MHz
最小工作频率10 MHz
标称工作频率810 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源2.5 V
认证状态Not Qualified
最大压摆率108 mA
标称供电电压2.5 V
表面贴装YES

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
USB协议基本知识.docx
USB协议基本知识.docx ...
雷北城 FPGA/CPLD
如何将RVDS的工程搬到CCSV4下来用
附件是一个基本的参考,对于大部分RVDS工程可以使用。 对于确实希望将工程搬到CCS下来使用的人来说,参考一下的作用还是有的67243...
妮娜 DSP 与 ARM 处理器
ESP32网络校时
ESP32自带网络模块,连上WIFI后可以启用网络校时。 MicroPython自带ntptime模块,可以很方便的通过网络校时。 import ntptime ntptime.NTP_DELTA = 3155644800 #设置北京时 ......
lemon1394 MicroPython开源版块
PCB板图设计方法及要点分析
PCB板图设计的基本原则要求  1.印刷电路板的设计,从确定板的尺寸大小开始,印刷电路板的尺寸因受机箱外壳大小限制,以能恰好安放入外壳内为宜,其次,应考虑印刷电路板与外接元器件( ......
ohahaha PCB设计
一种基于数字移相技术的高精度脉宽测量系统.docx
一种基于数字移相技术的高精度脉宽测量系统.docx ...
雷北城 FPGA/CPLD
想做个C语言万年历,但LCD不能显示~求助!!!
用一个DS12887怎么跟LCD连接? LCD跟DS12887的D0~D7的数据端是不是要和单片机的P0口一起接? 一起接的话,编程那边需不需要分时端传输给LCD和DS12887? 请高手帮帮忙,我真的 ......
longzhibbq 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 981  1453  476  2689  2010  20  30  10  55  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved