电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BAB000643DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570BAB000643DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570BAB000643DGR - - 点击查看 点击购买

570BAB000643DGR概述

ANY, I2C PROGRAMMABLE XO

570BAB000643DGR规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
WINCE中的ADC驱动编写
请问一下,WINCE下ADC驱动的编写流程是怎样的???...
fsadfsfsf 嵌入式系统
为什么我的提示没有定义呢?
代码如下: module top; wire number; wire conut; number_gen ng(number); bit_count bc(number,count); endmodule module number_gen(number); output number; ......
yealien FPGA/CPLD
关于S3C2440软解码H.264
小弟新手,请问大家: (1)三星的S3C2440没有VPU如果想要解码H.264的话,用软解码应该如何实现? (2)wince5.0的dshow是否支持H.264的软解码? (3)不想用TCPMP,这个东西太复杂,看了好 ......
dsx_msp430 嵌入式系统
快速判断运算放大器是什么功能电路
请教一下大家,简单的运算放大电路通过虚短和虚断可以很快分析是什么功能电路,如果是复杂的,列公式求要好久,有快速知道是什么功能电路的办法不,传递函数不用知道是可以接受的。 ...
zzw_rst 模拟电子
求推荐TMS320C6713的DSP开发板
各位大牛好: 本人未学过DSP,有单片机和ARM的基础,现在导师这边有一个项目要使用到TMS320C6713的DSP,需要找一块简单的开发板测试下,求推荐。 自己在淘宝上看了下,价格都特别贵, ......
xiahouzuoxin DSP 与 ARM 处理器
FPGA 接口学习
最近想学习一下FPGA的接口,先从RS232 开始,然后是SPI,IIC,USB等。请教下大家,有没有比较官方的参考资料提供参考呢? 毕竟自己写,参考网上的资料。不能保证代码的质量。大家是怎么 ......
luooove FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2396  665  2743  558  2453  59  36  32  8  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved