电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552EF000270DG

产品描述VCXO; DIFF/SE; DUAL FREQ; 10-141
产品类别无源元件   
文件大小477KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

552EF000270DG在线购买

供应商 器件名称 价格 最低购买 库存  
552EF000270DG - - 点击查看 点击购买

552EF000270DG概述

VCXO; DIFF/SE; DUAL FREQ; 10-141

552EF000270DG规格参数

参数名称属性值
类型VCXO
频率 - 输出 1148.351648MHz, 148.5MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.5V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si 5 5 2
R
EVISION
D
D
U A L
F
REQUENCY
V
OLTAGE
- C
ON TROLLED
C
R Y S TA L
O
SCILLATOR
(VCXO) 10 MH
Z TO
1 . 4 G H
Z
Features
Available with any-rate output
frequencies from 10–945 MHz and
selected frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Ordering Information:
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 10.
Description
The Si552 dual-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and selected frequencies to 1400 MHz. Unlike traditional VCXOs, where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC-based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low-jitter clocks in noisy environments typically found in communication
systems. The Si552 IC-based VCXO is factory-configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si552
【转】外国小哥在华强北2000元DIY iPhone6s
看到一个DIY手机的视频,刚好搜到了国内的图文转载,贴过来给大家看看 第一次来美国,各有各的含泪史,异国他乡初来乍到都是难免的。然而这位外国小哥,来到中国,中文都说不清楚几句,却干了 ......
eric_wang DIY/开源硬件专区
从51转到cpld好象难度不大,这是我的第一个作品
-- 闪动的led加数码管显示,还同学到数组使用,就先用一大堆IF,用case可能会稍好一点,但我还没有学会。 library ieee; USE ieee.std_logic_1164.ALL; USE ieee.std_logic_arith.ALL; US ......
吴下阿蒙 51单片机
C6678是否支持twin-die的DDR3 SDRAM?
1、C6678可支持dual-rank的设计,在资料里边明确说了,但是对于是否支持twin-die没有明确的示意; 2、目前镁光的twin-die芯片只有一个CLK输入的,这样的话C6678的DDRCLKOUT1就用不了了,也就 ......
chenjason DSP 与 ARM 处理器
想做GPRS数据采集,发送,应该选用什么GPRS产品?
现在想做一个加油站的加油数据采集和无线传输,数据采集和数据传输功能需要哪些设备?特别是无线数据传输这块,预计采用GPRS网络进行传输,不知道完成这个传输功能应该采用什么设备? 1.是基于 ......
eeszg 嵌入式系统
用AD8369做了个程控放大,但是输出只有噪声而且串行输出控制只有两档
这是根据数据手册画的电路图,实际电路稍后上传 ...
Alexline 模拟电子
Altium Designer Summer 08 集成库 pcb封装 sch封装
这是Altium Designer Summer 08 集成库 是三年用这个软件自己做的所有封装,里面基本上涵盖了所有的常用元件,单片机封装,很实用。对于单片机学习者相当的有帮助! 本帖最后由 water1987 于 ......
water1987 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1526  2358  1798  1836  43  40  32  13  20  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved