电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BEA000122DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571BEA000122DG在线购买

供应商 器件名称 价格 最低购买 库存  
571BEA000122DG - - 点击查看 点击购买

571BEA000122DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571BEA000122DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
信用卡大小一样的手机无线充电器
QITAH是由设计师Paul Sandip设计的手机无线充电器,它的大小与一般的信用卡差不多,可与手机完美的贴合,同时这个充电器还可以充当手机支架,符合人体工程学的40°夹角,可方便人们放在 ......
lopopo 创意市集
浅谈电源滤波用电解电容.wps
浅谈电源滤波用电解电容.wps...
fighting 电源技术
TI的dsp关于cmd配置文件的说明
主要是两年前用TMS320C6748的时候遇到的一点问题做的一些笔记,分享一下: cmd文件主要是: 规定内存分配的文件,其中malloc函数分配内存,在堆中,在cmd文件中分配堆的空间,使得堆足够 ......
fish001 微控制器 MCU
嵌入式工程师是怎样炼成的(连载)
Thank you!现在到我的时间了,很多名师大腕都介绍过了,现在到我了,我是谁呢?自我介绍一下,我是嵌入式领域业内的非著名讲师,名字叫蒙洋,跟蒙牛就差一个字,网络上人称牛牛猛就是我了!别 ......
秋水长天 嵌入式系统
LCD与RAM的关系,很奇怪的问题
在PXA270平台上。 第一个版本: 800x480 LCD,64M RAM,运行良好。 目前版本: 把RAM改为128M,其它软件都未修改。故障现象:LCD水波纹多得令人头晕,其它正常。 请问各位高手:这是何故? ......
zhengyusun 嵌入式系统
【复旦微FM33LG0系列开发板测评】开发板开发环境
开发板开发环境 1. 开发工具的选择 在许多开发环境中,Keil和IAR是兼容性最好的,不过随着众多厂家自立门户,这些工具更新得已经不那么快了。所以,选好了产品就不大喜欢用这个 ......
北方 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1067  492  2774  914  836  36  28  20  46  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved