电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AMA000444DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571AMA000444DG在线购买

供应商 器件名称 价格 最低购买 库存  
571AMA000444DG - - 点击查看 点击购买

571AMA000444DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AMA000444DG规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率1417.5 MHz
最小工作频率10 MHz
标称工作频率1417.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率130 mA
标称供电电压3.3 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
Verilog HDL的基本语法
Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电 ......
小柳叶 FPGA/CPLD
请教高手 嵌入开发
最近做嵌入开发web service.不知用Linux 好呢,还是用Wince 好呢?...
zx0083q 嵌入式系统
【R7F0C809】----深入理解(2)12位定时器
本帖最后由 youki12345 于 2015-9-20 17:47 编辑 讨论完了时钟我们再来看看R7F中一个非常重要的功能—12位间隔定时器。第一个问题就是这个定时器有什么?在数据手册开头就有非常醒目的一 ......
youki12345 瑞萨MCU/MPU
菜鸟提问:对于涉及到ARM7软件编程得到的C语言,可以在VC++平台上调试吗?
对于涉及到ARM7软件编程得到的C语言,可以在VC++平台上调试吗? 因为现在得到的程序包里面有C,也有C++,所以 我想直接用VC++的运行,不学ADS的了~ 祈求高手指点...
t63056 ARM技术
对偶变换
从一个逻辑函数变换为它的对偶函数叫做对偶变换。与和或、同或和异或是两对偶的运算,原变量和反变量是对偶的变量,“0”和“1”是对偶的常量。运算符和变量总是成对地定义的,称为对偶的运算符 ......
fighting 模拟电子
【晒】俺的RIGOL DS1102U
收到示波器非常高兴,虽然是普及型的,但也很不错的{:1_119:},比俺原来 的那个示波器小、功能多,等以后检验一下模拟带宽,和老示波器比较一下。 193581 ...
dontium 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2468  632  1167  1396  814  5  17  15  58  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved