电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AJA000372DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571AJA000372DG在线购买

供应商 器件名称 价格 最低购买 库存  
571AJA000372DG - - 点击查看 点击购买

571AJA000372DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AJA000372DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±130ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
看了飞思卡尔的新的规则不想做的有没有啊。。
本帖最后由 paulhyde 于 2014-9-15 03:42 编辑 看了新的飞思卡尔的智能车的比赛的规则,有木有压力啊,电磁的孩子伤不起。。。。。 ...
小小白 电子竞赛
嵌入式系统软件的层次结构
嵌入式系统软件的层次结构 具有操作系统的嵌入式软件层次: 驱动层程序 实时操作系统(RTOS) 操作系统的应用程序接口 ......
空气 嵌入式系统
我的sensortag终于也到了,开箱、CC2650STK SimpleLink™ SensorTag APP下载
246147246148246150246151246152246153246154246155246156246157246158246159 特地加粗,这下更容易看到下载链接了 CC2650STK SimpleLink™ SensorTag APP下载 246160 ...
kejoy 无线连接
让Verilog仿真状态机时可以显示状态名
Situation: 我们平时使用Verilog进行状态机编码时,通常使用parameter对状态名进行定义,这样写Case语句的时候就不会对这一串10摸不着头脑。可是通常这样做的话,在Modelsim里看到的还是一串1 ......
eeleader FPGA/CPLD
2009即将过去,发泄下!
去他妈的2009 住的房子还是太小 去你妈的2009 地产老总都该喂狗 去他妈的2009 开的车子还不够刁 去你妈的2009 丰田本田刹车靠手 去他妈的2009 工资奖金仍旧太少 去他妈的2009 随便给 ......
凯哥 聊聊、笑笑、闹闹
爆强的新闻评论&回复
ZT:MIT学生要造真正10美元电脑 之前印度曾报道要造10美元笔记本,但是后来被证明是记录员笔误。而现在的情况并非笔误,一群MIT麻省理工学院的学生们声称,他们就要造真正的10美元电脑。 这个 ......
hityi 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2637  25  1570  1982  1408  40  21  22  43  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved