电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AEA000668DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571AEA000668DG在线购买

供应商 器件名称 价格 最低购买 库存  
571AEA000668DG - - 点击查看 点击购买

571AEA000668DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AEA000668DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
智能家用助手
本人设想的本人个人无法独立完工,需要团队合作,本人可以负责外围硬件设计。...
xu__changhua DSP 与 ARM 处理器
请教个关于VS2005问题
我在网上下载的代码,打开的时候出现如下错误提示 There was a failure while initializing the Microsoft Visual SourceSafe source control provider. You can ......
sinoxia 嵌入式系统
51串口通信(双51通信),关于SM2位的疑问
做这个 双机通信(串行口工作于方式1) 的实验很不顺,之前参照课本的例程,直接想传三个数据,但是,不成功。(具体的细节忘了,明天重做。)   卡了一阵子,昨天开始继续捡起来,决定 ......
辛昕 51单片机
quartus II 9.1编译后发现资源使用0%
我把各个编写的各个模块的信号连接到了一起,进行编译,布局布线等,完成后在报告中发现资源利用都为0%?但是里面我用了好多个FIFO呀,这是什么原因呢?请教各个了。...
eeleader-mcu FPGA/CPLD
【Espier FPGA VHDL学习帖】第18帖 类型转换
【Espier FPGA VHDL学习帖】第18帖 类型转换 常见泽 一原理图介绍板子做的不合理的:按键命名。KEY1——91——S2KEY3——89——S4 类 型 ......
常见泽1 FPGA/CPLD
EEWORLD大学堂----具有Qi无线充电功能的智能篮球
具有Qi无线充电功能的智能篮球:https://training.eeworld.com.cn/course/467...
chenyy 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 660  2824  1486  1265  2048  46  50  39  12  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved