电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571QEA001792DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571QEA001792DG在线购买

供应商 器件名称 价格 最低购买 库存  
571QEA001792DG - - 点击查看 点击购买

571QEA001792DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571QEA001792DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出CML
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)117mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
三相AC-DC变换电路(B题)
571509 571510 571511 ...
buildele 电子竞赛
中興手機設計培訓教材
中興手機設計培訓教材...
simonprince 模拟电子
利用T/C0产生PWM波,直接改变OCR0的值产生不同的占空比为什么不行
我在用M16+ICCV7调试程序,AD转换加PWM波,在程序中我是直接根据AD值范围来设置一个OCR0的值,来改变占空比,比如 if(AD<2)OCR0=100;else OCR0=255;发现占空比不会发生改变,然后我根据开发 ......
guowj513 Microchip MCU
请问我用pda连接access数据库,总是提示以下问题,求高手
未处理的“System.Runtime.InteropServices.ExternalException”类型的异常出现在 InTheHand.AdoceNet.dll 中。 其他信息: -2147024809 -2147024809代表什么意思呢,我在ADOCE InTheHand ......
Dream1231 嵌入式系统
发现以前的老6层板,
古老的6层板,看着很NB的样子,园的PCB看着就想自己搞一个{:1_144:} ...
btty038 PCB设计
430单片机软件陷阱
各位大神,小弟现在用430单片机,为了提高抗干扰能力,需要在程序中设计软件陷阱。我看网上说c语言中嵌入 asm("NOP"); asm("NOP"); asm("JMP 0x0000"); 来使程序跳转,但是这些语句 ......
zilong1013 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2826  101  2005  874  1021  35  7  16  56  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved