电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571QEA001678DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571QEA001678DG在线购买

供应商 器件名称 价格 最低购买 库存  
571QEA001678DG - - 点击查看 点击购买

571QEA001678DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571QEA001678DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型CML

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
影响你寿命的19种坏习惯
1.起床先叠被 人体本身─也是一个污染源。在一夜的睡眠中,人体的皮肤会排出大量的水蒸气,使被子不同程度地受潮。人的呼吸和分布全身的毛孔所排出的化学物质有145种,从汗液中蒸发的化学物 ......
henryli2008 聊聊、笑笑、闹闹
低速晶体起振问题
我公司共有两款产品用了msp430单片机,分别为MSP430F437、MSP430F417,其整体工作情况还不错,但有一个问题始终没有很好解决,就是用32.768k的低速晶体,我们进行了多次的外部内部的晶体选择都 ......
婪主月 微控制器 MCU
求助davinci
本人在学习davinci架构,希望有人可以给我指导指导下,万分感谢,特别现在在看decode,encode,decodeencode这三个文件中的代码,更希望您的指导,谢谢谢谢啊!!!!!!!!!!! QQ:49123 ......
lmxfirst DSP 与 ARM 处理器
【平头哥RVB2601创意应用开发】简短录音、播放打印录音数据
本帖最后由 onoff 于 2022-6-4 18:01 编辑 参考了官网的例程,SDK的例程,ch2601_ft_demo。610924 移植了ft.c到自己的工程中。用到的,c文件和具体的函数为下图所示:610925 3、使 ......
onoff 玄铁RISC-V活动专区
新年新计划
以往总是设定那些大而难的计划,今年刚经历秋招,本来想借这个机会设定目标为明年好好工作,现在想想,要设定那些简单易行的! 1.坚持跳绳3000下,只要不去打羽毛球还有天气太坏,每天坚持 2. ......
樱花飘零 聊聊、笑笑、闹闹
《现代电子电路原理与设计》《现代滤波器理论与设计》
给几本书集,分析很不错。 142881 142882 ...
billjing 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2162  1877  2729  2435  826  5  49  32  12  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved