电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571MEA001678DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571MEA001678DG在线购买

供应商 器件名称 价格 最低购买 库存  
571MEA001678DG - - 点击查看 点击购买

571MEA001678DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571MEA001678DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型LVPECL

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
晒晒Intel有奖下载收到的风衣,哈哈哈。。。
差点就被退回了,不知道啥原因,没接到快递的电话通知,不过还是拿到手了:pleased:谢谢那位给打电话的管理员啊(ps:咋每次收论坛快递都这么不顺利呢:Sad:,快递员都快认识我了) 176598 1 ......
数码小叶 聊聊、笑笑、闹闹
第18篇 标准对话框 事件
事件(event)是由系统或者 Qt 本身在不同的时刻发出的。当用户按下鼠标、敲下键盘,或者是窗口需要重新绘制的时候,都会发出一个相应的事件。一些事件在对用户操作做出响应时发出,如键盘事件 ......
兰博 嵌入式系统
电源管理细致入微 亚太电源技术论坛精彩呈现
便携式产品集成了越来越多的功能,视频、音频、照相、录像等,这些功能的集成对电源芯片也提出了更高的要求,如何在更短的时间和更小的空间内,以更低的功耗和成本实现日趋复杂的电源管理需求 ......
diffhapp 电源技术
WAV文件格式的详细解析 + 代码
WAV文件格式 WAVE文件是非常简单的一种RIFF文件,它的格式类型为"WAVE"。RIFF块包含两个子块,这两个子块的ID分别是"fmt"和"data",其中"fmt"子块由结构PCMWAVEFORMAT所组成,其子块的大小 ......
37°男人 综合技术交流
RT-Thread4.0正式发布了,还支持SMP (内附源代码下载地址)
源代码网盘下载地址:https://pan.baidu.com/s/1mgIAyWo#list/path=%2F (下拉至底部及可见RT-Thread4.0压缩包) RT-Thread 4.0版本代码Release啦! 因为支持SMP(对称多核处理器)的缘故 ......
Fillmore 嵌入式系统
MSP430F5529驱动1.3寸的OLED显示
新手一枚 想知道MSP430F5529驱动1.3寸的OLED显示的程序怎么写 ...
1739592000 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2679  640  2810  665  2672  16  21  45  34  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved