电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AHC595PW/AUJ

产品描述IC SHIFT REGISTER 8BIT 16-TSSOP
产品类别半导体    逻辑   
文件大小839KB,共22页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74AHC595PW/AUJ概述

IC SHIFT REGISTER 8BIT 16-TSSOP

74AHC595PW/AUJ规格参数

参数名称属性值
逻辑类型移位寄存器
输出类型三态
元件数1
每元件位数8
功能串行至并行,串行
电压 - 电源2 V ~ 5.5 V
工作温度-40°C ~ 125°C
安装类型表面贴装
封装/外壳16-TSSOP(0.173",4.40mm 宽)
供应商器件封装16-TSSOP

文档预览

下载PDF文档
74AHC595; 74AHCT595
8-bit serial-in/serial-out or parallel-out shift register with
output latches
Rev. 5 — 4 July 2012
Product data sheet
1. General description
The 74AHC595; 74AHCT595 are high-speed Si-gate CMOS devices and are pin
compatible with Low-power Schottky TTL (LSTTL). They are specified in compliance with
JEDEC standard No. 7A.
The 74AHC595; 74AHCT595 are 8-stage serial shift registers with a storage register and
3-state outputs. The registers have separate clocks.
Data is shifted on the positive-going transitions of the shift register clock input (SHCP).
The data in each register is transferred to the storage register on a positive-going
transition of the storage register clock input (STCP). If both clocks are connected together,
the shift register will always be one clock pulse ahead of the storage register.
The shift register has a serial input (DS) and a serial standard output (Q7S) for cascading.
It is also provided with asynchronous reset (active LOW) for all 8 shift register stages. The
storage register has 8 parallel 3-state bus driver outputs. Data in the storage register
appears at the output whenever the output enable input (OE) is LOW.
2. Features and benefits
Balanced propagation delays
All inputs have Schmitt-trigger action
Inputs accept voltages higher than V
CC
Input levels:
The 74AHC595 operates with CMOS input levels
The 74AHCT595 operates with TTL input levels
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Multiple package options
Specified from
40 C
to +85
C
and from
40 C
to +125
C
3. Applications
Serial-to-parallel data conversion
Remote control holding register

74AHC595PW/AUJ相似产品对比

74AHC595PW/AUJ
描述 IC SHIFT REGISTER 8BIT 16-TSSOP
逻辑类型 移位寄存器
输出类型 三态
元件数 1
每元件位数 8
功能 串行至并行,串行
电压 - 电源 2 V ~ 5.5 V
工作温度 -40°C ~ 125°C
安装类型 表面贴装
封装/外壳 16-TSSOP(0.173",4.40mm 宽)
供应商器件封装 16-TSSOP
Driver does not support code coverage 怎么解决
用cc2430DK(v2.1)仿真器下载程序时,总出现?Driver does not support code coverage 怎么解决...
zyhthinker 无线连接
EEWORLD大学堂----周立功 verilog
周立功 verilog:https://training.eeworld.com.cn/course/3952...
老白菜 FPGA/CPLD
IAR5.4+J_link V8调试stm32f103无法到达中断
8639086391图片上有文字描述void Bus_Init(void){ //-----------SPI------------- SPI_InitTypeDef SPI_InitStructure; RCC_APB1PeriphClockCmd(RCC_APB1Periph_SPI2,ENABLE); ......
worksnfkpynn99 stm32/stm8
28027DSP的新书,
本帖最后由 平湖秋月 于 2014-3-26 00:38 编辑 1、28027源码解读 2、基于固件的DSP开发及虚拟实现 这两本书都是采用新版CCS5.2~5.3+controlSuit开发模式写的, 以前所有有关DSP的书差不 ......
平湖秋月 微控制器 MCU
TI 11位的ADC,你听说过不?
HOHO 承认有些标题党,但是还不够标题。 就是今天看到了TI一个ADC 11位的、200MSPS,据说这样的可以在国内买到,不受管制的。 低功耗 11 位 200 MSPS ADC 系列,包括四通道 (ADS58C48)、 ......
soso 模拟与混合信号
【SynPlify技术问题】请教:综合网表中blackbox名字的问题
我有一个module a,a中只例化了b和c没有其余的逻辑,b和c通过条件编译二选一。synpliify在综合后的网表中采用a作为blackbox的名字,但是我希望用b或者c作为blackbox的名字。 有没有什么办法可以 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2168  1841  141  2680  2449  51  32  40  42  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved