电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SIT8209AC-32-18S-148.351648X

产品描述-20 TO 70C, 5032, 25PPM, 1.8V, 1
产品类别无源元件    振荡器   
文件大小647KB,共15页
制造商SiTime
标准
下载文档 详细参数 全文预览

SIT8209AC-32-18S-148.351648X概述

-20 TO 70C, 5032, 25PPM, 1.8V, 1

SIT8209AC-32-18S-148.351648X规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称SiTime
Reach Compliance Codecompliant
Factory Lead Time8 weeks
其他特性STANDBY; ENABLE/DISABLE FUNCTION; ALSO COMPATIBLE WITH LVTTL OUTPUT; TR
最长下降时间2 ns
频率调整-机械NO
频率稳定性25%
JESD-609代码e4
安装特点SURFACE MOUNT
标称工作频率148.351648 MHz
最高工作温度70 °C
最低工作温度-20 °C
振荡器类型LVCMOS
输出负载15 pF
物理尺寸5.0mm x 3.2mm x 0.75mm
最长上升时间2 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)

文档预览

下载PDF文档
SiT8209
Ultra-Performance Oscillator
Features
Any frequency between 80.000001 and 220 MHz accurate to
6 decimal places
100% pin-to-pin drop-in replacement to quartz-based oscillators
Ultra-low phase jitter: 0.5 ps (12 kHz to 20 MHz)
Frequency stability as low as ±10 PPM
Industrial or extended commercial temperature range
LVCMOS/LVTTL compatible output
Standard 4-pin packages: 2.5 x 2.0, 3.2 x 2.5, 5.0 x 3.2,
7.0 x 5.0 mm x mm
Outstanding silicon reliability of 2 FIT or 500 million hour MTBF
Pb-free, RoHS and REACH compliant
Ultra-short lead time
Applications
SATA, SAS, Ethernet, 10-Gigabit Ethernet, SONET, PCI
Express, video, Wireless
Computing, storage, networking, telecom, industrial control
Table 1. Electrical Characteristics
Parameter
Output Frequency Range
Frequency Stability
Symbol
f
F_stab
[1]
Min.
80.000001
-10
-20
-25
-50
Typ.
1.8
2.5
2.8
3.3
34
30
1.2
100
7
1.5
2
0.5
Max.
220
+10
+20
+25
+50
+70
+85
1.89
2.75
3.08
3.63
36
33
31
30
70
10
55
60
2
10%
30%
250
10
115
10
2
3
1
+1.5
+5
Unit
MHz
PPM
PPM
PPM
PPM
°C
°C
V
V
V
V
mA
mA
mA
mA
µA
µA
%
%
ns
Vdd
Vdd
Vdd
Vdd
kΩ
MΩ
ms
ns
ms
ps
ps
ps
PPM
PPM
Pin 1, OE or
ST
Pin 1, OE or
ST
Extended Commercial
Industrial
Condition
Inclusive of Initial tolerance at 25 °C, and variations over
operating temperature, rated power supply voltage and load
Operating Temperature Range
Supply Voltage
T_use
Vdd
-20
-40
1.71
2.25
2.52
2.97
Supply voltages between 2.5V and 3.3V can be supported.
Contact
SiTime
for guaranteed performance specs for supply
voltages not specified in this table.
Current Consumption
OE Disable Current
Idd
I_OD
No load condition, f = 100 MHz, Vdd = 2.5V, 2.8V or 3.3V
No load condition, f = 100 MHz, Vdd = 1.8V
Vdd = 2.5V, 2.8V or 3.3V, OE = GND, output is Weakly Pulled
Down
Vdd = 1.8 V. OE = GND, output is Weakly Pulled Down
Vdd = 2.5V, 2.8V or 3.3V,
ST
= GND, output is Weakly
Pulled Down
Vdd = 1.8 V.
ST
= GND, output is Weakly Pulled Down
f <= 165 MHz, all Vdds.
f > 165 MHz, all Vdds.
15 pF load, 10% - 90% Vdd
IOH = -6 mA, IOL = 6 mA, (Vdd = 3.3V, 2.8V, 2.5V)
IOH = -3 mA, IOL = 3 mA, (Vdd = 1.8V)
Standby Current
I_std
Duty Cycle
Rise/Fall Time
Output Voltage High
Output Voltage Low
Input Voltage High
Input Voltage Low
Input Pull-up Impedance
DC
Tr, Tf
VOH
VOL
VIH
VIL
Z_in
45
40
90%
70%
2
Pin 1, OE logic high or logic low, or
ST
logic high
Pin 1,
ST
logic low
Measured from the time Vdd reaches its rated minimum value
f = 80 MHz, For other frequencies, T_oe = 100 ns + 3 cycles
In standby mode, measured from the time
ST
pin
crosses 50% threshold. Refer to
Figure 5.
f = 156.25 MHz, Vdd = 2.5V, 2.8V or 3.3V
f = 156.25 MHz, Vdd = 1.8V
f = 156.25 MHz, Integration bandwidth = 12 kHz to 20 MHz
25°C
25°C
Startup Time
OE Enable/Disable Time
Resume Time
RMS Period Jitter
RMS Phase Jitter (random)
First year Aging
10-year Aging
T_start
T_oe
T_resume
T_jitt
T_phj
F_aging
-1.5
-5
Note:
1. All electrical specifications in the above table are specified with 15 pF output load and for all Vdd(s) unless otherwise stated.
Rev 1.1
January 2, 2017
www.sitime.com
USB 3.0芯片出货量将大幅上涨
本帖最后由 jameswangsynnex 于 2015-3-3 19:57 编辑 由于终端产品的陆续推出,2010年下半年USB3.0芯片出货量将较上半年有近200%的增长。 与USB 2.0相较,USB 3.0最大的优势在于资料传输速率 ......
探路者 消费电子
CMOS在大范围医疗及其他新型图形传感器应用中赢得市场
  目前,传统的电荷耦合设备(CCD)图像传感器技术已不能满足工业及专业图像抓取(image capture)应用的需要。基于标准CMOS技术的新型图像传感器技术以其高度灵活性、出色的静态和动态特性以 ......
dtcxn 医疗电子
想通过SSDT HOOK 写个驱动 实现进程保护 文件保护 但是 在2003下蓝屏
用 SSDT HOOK 写了一个驱动 实现 进程保护 文件保护 注册表保护 但是 在2003下 打开驱动 以后 如果打开IE 访问页面的时候 就蓝屏 请达人指出错误!非常感谢! 代码: BOOLEAN PidVeri ......
cewei30mkk 嵌入式系统
嵌入式新人入门手册征集中
           嵌入式新人入门手册征集   由于网络技术的发展,嵌入式系统在经历了20年的发展历程后,又经历了一个新的历史发展水平,即从普遍的低端应用进入到一个高,低端并行发展 ......
keyandlin 嵌入式系统
蚂蚁和大象
1、蚂蚁和大象结婚了,可是没几天大象就死了,蚂蚁非常伤心,一边哭一边骂到:亲爱的,你怎么走在我前面了呢,这辈子我他妈不用干别的了,就埋你了!      2、大象不小心踩了蚂蚁窝,蚂蚁 ......
chungqq 聊聊、笑笑、闹闹
【Verilog资料大泄露】FPGA入门资料集
最近在学习FPGA,将俺学习过程中看过的的,觉得非常好的资料奉送给大家,求加精,求压力!!!...
s409348459 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2771  2396  1863  1126  2928  32  34  43  53  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved