电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571ABA000107DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571ABA000107DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571ABA000107DGR - - 点击查看 点击购买

571ABA000107DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571ABA000107DGR规格参数

参数名称属性值
类型VCXO
功能启用/禁用
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
【设计工具】Spartan-3 FPGA 系列中高效PCB 布局的LVDS 信号倒相设计技巧
  本应用指南说明 Spartan- 3 FPGA 系列如何仅通过在接收器数据通路中加入一个倒相器即可避免大量使用过孔,并且在不要求 PCB 重新设计的情况下即可解决意外的 PCB 迹线交换问题。   在比 ......
GONGHCU FPGA/CPLD
针对TMS320C54x DSP的DSP_BIOS II 使用指南
针对TMS320C54x DSP的DSP_BIOS II 使用指南...
maker DSP 与 ARM 处理器
也许是你自己----学霸哪些事儿,,,,
看看,你是学霸么,或者你见过吧,学霸哪些事儿,,,,还记得学校毕业哪些事么,意气风发,, 想当年,金戈铁马,气吞万里如虎。 121797 本帖最后由 qwqwqw2088 于 2013-7-11 08:22 编辑 ]...
qwqwqw2088 聊聊、笑笑、闹闹
通过NFS方式,开发板共享主机Redhat一个目录下的内容,ls出现问题
通过mount将Redhat的一个目录到开发板上,也就是NFS共享,可在两种情况下ls出现异常 /usr/arm/hello> ls hello.c /usr/arm/hello> ls Unhandled fault: external abort on linefetch (F4) ......
fiercewind 嵌入式系统
USB Type-C™和 USB 功率传输电源路径设计注意
借助 USB Type-C 连接器,用户可以通过同一连接器为笔 记本电脑充电并连接到显示器、音箱、存储设备或耳机。利 用 USB 功率传输(PD),之前分离的许多功能现在都可以 集成到同一连接器上。USB ......
qwqwqw2088 模拟与混合信号
预言有礼:5G来了会对你所在的领域或行业有哪些影响?【已抽奖】
4G用着很舒服,5G能带给我们什么呢?无论是互联网的发展,还是智能手机的强大,可以肯定的说,他们都少不了对网络的需求,虽说WiFi的出现解决了室内网络,但从根本上讲随时随地上网才是真理。4G ......
eric_wang 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 936  2709  593  1657  1573  44  7  50  16  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved