电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5330K-B00224-GM

产品描述IC CLK BUFFER 1:4 LVPECL 24QFN
产品类别逻辑    逻辑   
文件大小525KB,共20页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

SI5330K-B00224-GM在线购买

供应商 器件名称 价格 最低购买 库存  
SI5330K-B00224-GM - - 点击查看 点击购买

SI5330K-B00224-GM概述

IC CLK BUFFER 1:4 LVPECL 24QFN

SI5330K-B00224-GM规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
零件包装代码QFN
包装说明QFN-24
针数24
Reach Compliance Codecompliant
系列5330
输入调节STANDARD
JESD-30 代码S-XQCC-N24
长度4 mm
逻辑集成电路类型LOW SKEW CLOCK DRIVER
功能数量1
反相输出次数
端子数量24
实输出次数4
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料UNSPECIFIED
封装代码HVQCCN
封装形状SQUARE
封装形式CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE
峰值回流温度(摄氏度)NOT SPECIFIED
传播延迟(tpd)4 ns
Same Edge Skew-Max(tskwd)0.1 ns
座面最大高度0.9 mm
最大供电电压 (Vsup)3.63 V
最小供电电压 (Vsup)2.97 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度4 mm
Base Number Matches1

文档预览

下载PDF文档
S i533 0
1 . 8/ 2 .5 /3 .3 V L
O W
-J
I T T E R
, L
O W
-S
K E W
C
L O C K
B
U F F E R
/L
E V E L
T
R A N S L A T O R
Features
Supports single-ended or
differential input clock signals
Generates four differential
(LVPECL, LVDS, HCSL) or eight
single-ended (CMOS, SSTL,
HSTL) outputs
Provides signal level translation

Differential to single-ended

Single-ended to differential

Differential to differential

Single-ended to single-ended
Wide frequency range

LVPECL, LVDS: 5 to 710 MHz

HCSL: 5 to 250 MHz

SSTL, HSTL: 5 to 350 MHz

CMOS: 5 to 200 MHz
Additive jitter: 150 fs RMS typ
Output-output skew: 100 ps
Propagation delay: 2.5 ns typ
Single core supply with excellent
PSRR: 1.8, 2.5, or 3.3 V
Output driver supply voltage
independent of core supply: 1.5,
1.8, 2.5, or 3.3 V
Loss of Signal (LOS) indicator
allows system clock monitoring
Output Enable (OEB) pin allows
glitchless control of output clocks
Low power: 10 mA typical core
current
Industrial temperature range:
–40 to +85
°
C
Small size: 24-lead, 4 x 4 mm
QFN
Ordering Information:
See page 14.
Pin Assignments
Applications
High Speed Clock Distribution
Ethernet Switch/Router
SONET / SDH
PCI Express 2.0/3.0
Fibre Channel
MSAN/DSLAM/PON
Telecom Line Cards
Functional Block Diagram
Rev. 1.2 4/17
Copyright © 2017 by Silicon Laboratories
Si5330

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2811  1769  712  731  1494  20  41  14  7  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved