电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA932M000BG

产品描述LVPECL Output Clock Oscillator, 932MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA932M000BG概述

LVPECL Output Clock Oscillator, 932MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA932M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率932 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
#闲置市集# nRF6936 Nordic IOT Sensor Kit Thingy:52藍牙模块nRF52832
nRF6936 Nordic IOT Sensor Kit Thingy:52藍牙模块nRF52832 具体信息请淘宝或百度搜索:有两片,之前学习Mesh功能使用。 每个180元出售。 比较忙,非诚勿扰。 439162439161439160 ......
lxdiyi 淘e淘
MSP430F5438固件和驱动能传一份么
5438的仿真器升级不成功,有5438的固件么,还有驱动 驱动版本太低好像,FET430UIF V2.1或是V3的有吗?感谢:loveliness:...
桃之夭夭7 微控制器 MCU
stm32 J-Link使用SW-DP模式连接不上的解决办法之一
最近使用以前买的原子开发板配套的j-link下载器,最近使用SW模式突然不行了,识别不了单片机了,但是刚好手里的原子开发板还在,插到那个开发板上的jtag接口又能识别这个芯片,所以就感觉这个下 ......
yl20084784 stm32/stm8
jic文件下载后无反应
quartus II 11.1 生成的.sof文件,.hex文件被编译在.sof中 stratix IV: EP4SGX230KF40C2 生成jic文件后下载 因为flash以前有程序,所以先Erase,后Program/configure,下载成功(不能选择Ver ......
xiaoganer FPGA/CPLD
这儿有没有人小时候玩过小霸王学习机?
8位红白机改的那种学习机。里面的G-BASIC可以画游戏人物的。 哪位手头有G-Basic的相关教程……...
richiefang 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2497  1615  2370  322  914  42  59  50  34  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved