电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590BB125M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590BB125M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590BB125M000DGR - - 点击查看 点击购买

590BB125M000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590BB125M000DGR规格参数

参数名称属性值
类型XO(标准)
频率125MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
DSP/BIOS外设寄存器配置问题
求教大家: 新人刚入DSP/BIOS坑,将裸机代码(SCIB寄存器配置相关代码:设置数据位、波特率之类的)移植入DSP/BIOS工程,寄存器的值未按赋值语句更改,还是初始值全0。 找很久未找到哪 ......
jingjing1532 DSP 与 ARM 处理器
无聊发个图,最近忙死在上面了
87176:Sad:...
shower.xu 微控制器 MCU
南华大学黄智伟(2011.8.26) 赛前赛题分析
本帖最后由 paulhyde 于 2014-9-15 03:42 编辑 南华大学黄智伟(2011.8.26) 赛前赛题分析 这是2011年写的一个文档。 根据全国大学生电子设计竞赛组委会专家组的安排,通常会在赛前一周在网 ......
黄智伟 电子竞赛
如何将不感兴趣的事情做好
  很多人面临不感兴趣的工作,容易在压力下产生消极的情绪和应对方式,如紧张、沮丧、拖延、回避或敷衍等等,但最后都难免要面对不利的后果,如老板的批评、父母和老师的失望、考试失利对人生 ......
ESD技术咨询 工作这点儿事
运放8坑
引言 算放大器最初诞生时是用来作为各种模拟信号的运算,这个名字后来一直沿用至今,但是现在已经不仅仅是所谓的“运算”了,如今它充当的角色更多的是“信号调理兼放大”。信号放大可以说是对 ......
okhxyyo 模拟电子
有人用过ATF1502AS这片子吗?有问题求教
如题...
heyuqi 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 621  2237  739  1701  669  53  46  27  51  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved