电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590AB70M6560DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590AB70M6560DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590AB70M6560DGR - - 点击查看 点击购买

590AB70M6560DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590AB70M6560DGR规格参数

参数名称属性值
类型XO(标准)
频率70.656MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
Sql Server Ce 数据库 自定义表问题
请高手指点,企图自己创建一个新的数据库,并输入要创建的表名,但是以出入的名字做表名时出错。 代码如下: SqlCeEngine Engine = new SqlCeEngine("DataSource = \\" + tex ......
zglckf 嵌入式系统
怎样测试IDE的debugger?
C语言的编译器带有的debugger,如何对它进行测试呢?测试debugger的行为时,因为test case的不同会有很大差异,包括各寄存器的值都会发生变化。 请问有经验的前辈如何测试的?谢谢咯...
highsea 嵌入式系统
(高价)(高价)(高价)诚激高手开发:sock5全自动代理自助管理系统,有技术者加QQ详谈,99040008
(高价)(高价)(高价)诚激高手开发:sock5全自动代理自助管理系统,有技术者加QQ详谈,99040008...
xianzihua888 嵌入式系统
汉王手写输入法 无法正常隐藏
如题,我加载了汉王手写输入法到系统中,能正常手写,识别效果也还满意。 但是当用触笔点击任务栏上的隐藏按钮的时候,它一直以为我是在写字,要很长时间才可以 隐藏。 同样的程序同事在他的 ......
dianzi111 嵌入式系统
WinCE6.0下VGA闪烁的问题! 散分!!
我在S3C6410上做VGA,同样一款显示器,如果分辨率为800x600显示非常正常; 如果我把分辨率改为1024x768时,就有问题。问题如下: 右键刷新时,屏幕会黑下屏,黑1秒左右又正常; 放视 ......
mingjing 嵌入式系统
晓刚色环电阻电阻值小程序
晓刚色环电阻电阻值小程序本程序比较简单比较适合像我这样的初学者使用...
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1434  1262  2614  2716  378  48  41  55  37  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved