电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BJC000653DGR

产品描述OSC VCXO 161.132812MHZ LVDS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571BJC000653DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571BJC000653DGR - - 点击查看 点击购买

571BJC000653DGR概述

OSC VCXO 161.132812MHZ LVDS SMD

571BJC000653DGR规格参数

参数名称属性值
类型VCXO
频率161.132812MHz
功能启用/禁用(可编程)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±130ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
毕业设计,F28027和nf905完成无线遥控,设置解码,28027和138连接用那三个脚啊!!!
rt 毕业设计,F28027和nf905完成无线遥控,设计解码器,74ls138可以完成解码嘛,哪三个角连接的啊~ 高手帮忙...
newblee DSP 与 ARM 处理器
自建网络 节点加入问题
现在要构建一个2.4G无线网络,采用星形拓扑结构。我的问题是:我的网络搭好以后,有了自己的panid之后,如何使别的未加入这个网络的节点接收到该网络的网络协调器网内广播信息? 就是说,现在有 ......
liu666 嵌入式系统
北京华清远见 九月份 linux培训班
有没有要报 华清远见 九月份的 linux 就业培训班的, 加进我们可以享受 九折之后再九折 的优惠, 向从事这一行的朋友 请联系我 一同报名 ,享受 优惠。 qq: 391232768 手机 : 15011412789 ......
adadad111 Linux开发
又到周一啦~~~
大家早上好~~~又到周一工作日啦~~个人还没从假日里清醒过来,刚刚登了好一会都登不上EE,天天登的竟然给不记得密码了。。。。。。。总算登上来了,发个水贴问候下大家~~~~~~~~~~~~~~~~~~ ...
okhxyyo 聊聊、笑笑、闹闹
谁能给个提示啊?用RTC_B唤醒LPM3.5下的FR57XX
卡在这里好久了,搜了大量网站看不到实际解决方案,求大神指路!我想用RTC唤醒进入LPM3.5的单片机然后退出低功耗模式,怎样退出?退出后都需要做什么?我已经在我的中断里面配置了,LPM4_EXIT; ......
master_kang 微控制器 MCU
【跟TI学电源】系列-----新能源电池管理BMS解决方案
本文档是德州仪器深圳分公司电池管理系统高级技术应用工程师苏晓东在“高能效设计研讨会:新能源和新能源汽车”的演讲文档,文档介绍德州仪器目前在汽车,电动自行车,电动摩托车,电动工具,以 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2761  79  1180  1876  1932  31  4  42  2  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved