电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB510M000BGR

产品描述LVPECL Output Clock Oscillator, 510MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB510M000BGR概述

LVPECL Output Clock Oscillator, 510MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB510M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率510 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
求转让DK-LM3S9B96
想买ti的DK-LM3S9B96 开发套件,有转让的没?邮箱:zhangxw@huaruchina.com...
xinwenjygo 微控制器 MCU
msp430f1121问题,请教高手
我用msp430f1121a做一个射频控制器,由于实时任务要求高,采用8MHZ外接晶振提供主频和Timer时钟。但经常出现死机的情况,出现概率是随机性的。 难道是1121A不支持8M主频? 还有未使用的I/O如 ......
jinzling 微控制器 MCU
RF系统学习绝好视频资料--台湾中华大学全部RF视频课程
对于RF系统整体进行深入浅出的全面介绍,对RF系统初级新手来说来说是学些的绝好资料。 包括SMITH图,传输线,PA设计及PA datasheet详解,超外差与零中频的差异及原理等。下面是下载地址: htt ......
Nikoto 无线连接
请问一下,如果要在lcd上画一幅图,那么怎么得到那幅图片的数据呢?
也就是经常用一个二维数组来表示的数据。 谢谢了...
qiyuan775 嵌入式系统
MSP430简单程序设计
1.实验目的 学会用C语言进行简单程序设计。 2.实验要求 掌握编写排序程序。 3.实验内容 (1)设计一个对8个数据(0-255,任意设置)的由小到大排序程序。 (2)将结果显示 ......
fish001 微控制器 MCU
MSP432有关GPIO的配置问题
个人认为GPIO函数主要分两类一类是GPIO中断配置函数 主要有以下几个参数设置大同小异,selectedPort可选有 GPIO_PORT_P1 GPIO_PORT_P2 GPIO_PORT_PA 而selectedPins可选有 GPIO_PIN0 G ......
fish001 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 226  2170  670  1452  2829  37  57  20  49  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved