电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534FC002390DGR

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534FC002390DGR在线购买

供应商 器件名称 价格 最低购买 库存  
534FC002390DGR - - 点击查看 点击购买

534FC002390DGR概述

QUAD FREQUENCY XO, OE PIN 2

534FC002390DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1333.625806MHz
频率 - 输出 2333.625806MHz
频率 - 输出 3417.032258MHz
频率 - 输出 4445.045259MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
推荐一下怎么将PCB板画好的书籍
推荐一下怎么将PCB板画好的书籍...
零下12度半 PCB设计
如何使用J-Link和Embedded Studio读写RISC-V处理器的CSR?
CSR简介 RISC-V 架构的控制和状态寄存器(Control and Status Register, CSR),用于配置或记录一些处理器核的运行状态。CSR寄存器是处理器核内部的寄存器,使用其专 ......
MamoYU 实时操作系统RTOS
求助!!!输入的差分模拟电压怎么隔离?
如题,外部输入0~5V的模拟差分电压,需要隔离后再送到A/D进行采集,请问大家有没有什么好的方法对输入的模拟差分信号进行隔离?万分感谢!...
safeandc 嵌入式系统
感谢有你——EEworld2014年度盘点 万元惊喜等你拿
时钟的指针还在像往常一样一秒一秒地转动着,在我们还没有察觉的时候,2015已经悄然来临。或许是因为2014的脚步走得太匆忙,我们都还没有准备好纪念2014的礼物。在这一年中你是否已从菜 ......
eric_wang 为我们提建议&公告
【晒心得】+ 从TI 促销活动 购买的产品
很不错的产品,正在努力学习之中. 活动价格还算是比较给力. 上传2张照片分享下....
huixiesui 无线连接
帮看看这个电路图 它是一低频正弦波发生器,但不知黄线内部分起什么作用,有没有谁...
帮看看这个电路图 它是一低频正弦波发生器,但不知黄线内部分起什么作用,有没有谁能帮我分析一下 297281 ...
班小时 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1819  2130  1353  1043  510  33  29  46  35  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved