电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC657M000DGR

产品描述LVDS Output Clock Oscillator, 657MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NC657M000DGR概述

LVDS Output Clock Oscillator, 657MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC657M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率657 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【我的WEBENCH得意之作】LM3478-12V升压电源设计制作
本帖最后由 我不懂 于 2015-6-19 14:44 编辑 【我的WEBENCH得意之作】之LM3478-12V升压电源设计制作 从WEBENCH ......
我不懂 模拟与混合信号
如何编程实现修改ppc的oem开机画面(第一屏)
那个开机画面放在哪?是不是nboot、eboot或者nk.bin?网上有些这方面的软件,都是把图片做成.nb1文件然后再拿软件写进去,我想在程序中实现这个功能,请给个思路 注:不是用pb改,是现成的pd ......
xiangyangzhaoli 嵌入式系统
请教达人: WiFi 转 SCI 模块
请教各位: 我需要实现的方案是: 芯片(MCU or DSP)的SCI口 跟 一个WiFi 模块联接起来; 然后使用一台有WiFi功能的笔记本电脑,去跟芯片通讯; 市面 ......
qddianzi 嵌入式系统
怎样清除板子上的三防漆?
板子面积很大,线路条很密很细不能用刀刮,酒精、信那水、汽油等常见的溶剂都试过效果不好。现在板子上有原件,最好能保存原件,实在不行把原厂件拆掉清洗也可以。求给位高人指点一二,谢谢了!...
SUNKE9 综合技术交流
zigbee定位精度
请教:利用zigbee的RSSI功能进行标签定位,室外无遮挡,定位距离能到多少米?定位精度能多多少米? ...
lql9 无线连接
wince5.0 LCD驱动
向有经验的朋友咨询或协助开发(上海),报酬面议。站内联系。...
yeca3000 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2084  355  1019  2415  2510  52  13  40  17  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved