电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

533CC000230DGR

产品描述DUAL FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小439KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

533CC000230DGR在线购买

供应商 器件名称 价格 最低购买 库存  
533CC000230DGR - - 点击查看 点击购买

533CC000230DGR概述

DUAL FREQUENCY XO, OE PIN 1

533CC000230DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 122.5792MHz
频率 - 输出 224.576MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si533
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
2 selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Pin 1 output enable (OE)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
Networking
SD/HD video
Ordering Information:
Clock and data recovery
FPGA/ASIC clock generation
See page 7.
Description
The Si533 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si533
is available with any-frequency output frequency from 10 to 945 MHz and
select frequencies to 1400 MHz. Unlike a traditional XO, where a different
crystal is required for each output frequency, the Si533 uses one fixed crystal
to provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si533 IC based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
OE
FS
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
LVDS/LVPECL/CML
Functional Block Diagram
V
DD
CLK– CLK+
OE
FS
1
2
3
CMOS
6
5
4
V
DD
NC
CLK+
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL®
Clock
Synthesis
GND
OE
FS
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si533
祝福论坛里的朋友们新年快乐
新年行大运,马到功成. 感谢大家一年的合作和支持. ...
besk 汽车电子
ADuCM360的PCB板,基本搞定了
因为,为了少出经费,做的是10cm X 10cm 的板子,板上放了其它一些东西---特别是TI的IC,所以,耽误了好久。 这个是整个的板子: 113758 这个是ADuCM360部分: 113759 本帖最 ......
dontium ADI 工业技术
寻找BSDL(边界扫描描述语言)个案分享
近来在FPGA原厂的网站上,勾起了BSDL这个词的回忆,大学刚开始学习FPGA的时候,考试还出过相关的填空题,所以有点印象,但从此对这个感念没有进行过分析和应用。这次碰上这个词特别有感觉,所以 ......
fsyicheng FPGA/CPLD
急需一块FPGA的摄像头采集板子
急需一块FPGA的板子,功能不需要多强大,只要有带SDRAM,带VGA,剩余引脚引出,可以插OV7670摄像头模块就成。当然,如果有做过用FPGA驱动OV7670,VGA显示的,希望能提供下成功的案例。...
夏小五 淘e淘
MSP430无聊灌水贴。。
以前都是在论坛各种不登陆潜水,呃,突然看到了团购活动,深感出来转一圈是必要的。。。 现在还正在学51单片机神马的,各种时序图看的晕头转向,然后带我的学长说买一个430可能以后要调,于是 ......
yclong001 微控制器 MCU
香主,关注一下SPIDMA方式的问题
香主你好:我做SPIDMA接收的试验,使用ST的例程。操作没有问题。可是不能实现循环接收,例程是发送一次,而后查询标志,就结束了。如何实现不断查询标志的接收啊,也就是接收循环起来!! ......
kpbearmo stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 824  2635  503  1165  1972  39  43  47  50  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved