电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534DA000737DGR

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534DA000737DGR在线购买

供应商 器件名称 价格 最低购买 库存  
534DA000737DGR - - 点击查看 点击购买

534DA000737DGR概述

QUAD FREQUENCY XO, OE PIN 2

534DA000737DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1155.52MHz
频率 - 输出 2161.132812MHz
频率 - 输出 3167.331646MHz
频率 - 输出 4174.703083MHz
功能启用/禁用
输出CML
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
安路FPGA评估板SparkRoad OV2640测试
今天测试了一下OV2640,使用的https://github.com/verimake-team/SparkRoad-V/tree/master/demo/16_ov2640_sdram 这个例程,效果不是很理想。这个OV2640我以前使用过,当时直接使用STM32采集然 ......
littleshrimp FPGA/CPLD
电信网络整合后对国内internet接入服务影响滴具体分析
国家通过对电信、网通、移动、联通等几家电信类行业的调整,试图重新规划出一个更“公正、公平”的竞争局面,国家此举主要目的是针对手机等无线领域,不过这次整合也影响到了传统的有线互联网接 ......
岸上的鱼 无线连接
折腾一天了,EVC应用程序下载到模拟器失败.
初次接触winCE开发,在EVC下面写了简单的helloworld程序,配置信息为STANDARD sdk,STANDARDSDK emulator,网络连接正常,build后模拟器启动,output窗口输出:downloading files...,模拟器 ......
tsz 嵌入式系统
使用数据库来帮助单片机开发—51asmbase.
使用数据库来帮助单片机开发—51asmbase. 266796 266797 266798 266799 266800 266801 266802 266803 266795 ...
yjtyjt 51单片机
【TGF4042 信号发生器】+ 双通道对比测试
双通道信号源自然要看看双通道和单通道信号源有什么不同。单通道信号源输出只是一个通道,没有对比通道,双通道信号源设置同频率信号输出,相位差90度。 430501 波形相差九十度 ......
飞鸿浩劫 测试/测量
一切创新从拷贝开始——周立功行业先驱
本帖最后由 lzwml 于 2016-5-17 11:47 编辑 以前听说周立功的那本51单片机入门书是抄来的,本来我没在意,也没看过,现在我信了。 现在做OTG,查找资料《USB2.0与OTG规范及开发指南》地址: ......
lzwml 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 335  633  1571  42  865  55  2  36  24  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved