电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532SB000314DGR

产品描述DUAL FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小457KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

532SB000314DGR在线购买

供应商 器件名称 价格 最低购买 库存  
532SB000314DGR - - 点击查看 点击购买

532SB000314DGR概述

DUAL FREQUENCY XO, OE PIN 2

532SB000314DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1166.628571MHz
频率 - 输出 2188MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si532
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
rd
®
3 generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-frequency output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si532
深圳市巨特光电科技有限公司诚聘
以下是深圳市巨特光电科技有限公司现阶段招聘信息,有意向可直接回复邮件gouleweixiao@126.com或致电86153351 ,欢迎推荐。登陆一览LED英才网详细查询企业招聘信息 深圳市巨特光电科技有限公 ......
gouleweixiao 求职招聘
TMS320C6000系列二次Bootloader的设计与实现
随着DSP(数字信号处理器)系统的广泛应用,其程序规模也随之不断扩大,使用芯片本身自带的Boot-loader通过Flash存储器来引导DSP程序,往往受到程序大小和结构的制约,比如程序很大超过厂商固 ......
fish001 微控制器 MCU
【当世无线传输,用什莫技术最好?Zigbee?】
当世无线传输,用什莫技术最好?Zigbee?其他进口的? 大家觉得呢? 有请专家意见!...
fastlin 嵌入式系统
对微电子封装中关键性问题的探讨
对微电子封装中关键性问题的探讨 引言90年代前半期美国提出了第二代表面组装技术的IC封装技术--BGA(球栅阵列封装),其进一步的小型封装为CSP(芯片规模封装),在20世纪90年代末成为人们关注的焦 ......
gaoyanmei PCB设计
免费样片话题引来的狗血吐槽。。。。。。。
最近富士通与武汉力源举行FRAM免费样片活动,上周五申请了5片MB85RC16,今天就拿到货了,可惜这次富士通和力源的合作仅限FRAM,内嵌FRAM的LSI并不在列,这种更高价值的RFID标签(像HF RFID标签 ......
feaeaw 综合技术交流
关于内核API库的开发问题
刚接到一个任务,要求完成内核API的开发,原来没有接触过,有谁能给指条明路,或者参考代码,万分感谢!!! 现在了解到的内核API应该也是一种DLL,但工作在内核模式中,区别于用户模式的DLL ......
cinderella_lh 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 13  1335  1695  2875  1520  31  38  24  18  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved