电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532AB000166DGR

产品描述DUAL FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小457KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

532AB000166DGR在线购买

供应商 器件名称 价格 最低购买 库存  
532AB000166DGR - - 点击查看 点击购买

532AB000166DGR概述

DUAL FREQUENCY XO, OE PIN 2

532AB000166DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1164.355468MHz
频率 - 输出 2176.838163MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si532
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
rd
®
3 generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-frequency output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si532
PCB敷铜的“弊与利”
敷铜作为PCB设计的一个重要环节,不管是国产的青越锋PCB设计软件,还国外的一些Protel,PowerPCB都提供了智能敷铜功能,那么怎样才能敷好铜,我将自己一些想法与大家一起分享,希望能给同行带来 ......
yuandayuan6999 PCB设计
内存分配问题,马上结贴。。
在vxworks中,内存应该是按照下面分配的: vectors Exception Pointers reserverd ... ... Initial Stack test data bss wdb Memory pool system memory pool 从上到下地址递增的 ......
hosdap 嵌入式系统
汇总:lb8820265 DIY蓝牙体感手柄之旅(更新中)
@lb8820265 DIY蓝牙体感手柄之相关分享,仍在更新中 当BLE遇到MEMS——DIY蓝牙体感手柄(展示) 当BLE遇上MEMS——HID报告描述符介绍 当BLE遇上MEMS——H ......
nmg ST传感器与低功耗无线技术论坛
eVC++编译问题
各位大虾,小弟求教: WinCE操作系统定制完成以后,导出SDK后安装,尝试用eVC++4.0写了一个简单的helloworld程序,是MFC AppWizard(exe),编译,结果老是出现如下错误: c:\program f ......
cnnbxc 嵌入式系统
stm32与FPGA通信IO电平问题
我现在使用FSMC总线进行STM32和FPGA之间的通信,当STM32向FPGA写数据的时候,数据总线中的D0高电平在2V左右,但是当STM32从FPGA读数据的时候,D0高电平可以达到正常的3.3V左右,对于这种双向IO ......
Maxwell_CZH FPGA/CPLD
富士通FRAM心得提交
本帖最后由 Sur 于 2014-1-6 10:11 编辑 富士通铁电存储器MB85RS64试用心得 参见附件: 139477 ...
bjwl_6338 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1368  2658  1757  174  2201  41  4  3  45  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved