电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591SB125M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591SB125M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
591SB125M000DG - - 点击查看 点击购买

591SB125M000DG概述

SINGLE FREQUENCY XO, OE PIN 1

591SB125M000DG规格参数

参数名称属性值
类型XO(标准)
频率125MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
LCD显示图像向右上角偏移
我用的是x86的板子,下载nk后屏幕显示图像向右上角偏移,屏幕左面留下一个较宽的黑边,下面有一个较窄的黑边。屏是没有问题的,下载别人定制好的NK就没问题,我用WINCE5.0和WINCE4.2都是一样的 ......
zdhwcf 嵌入式系统
春节一个人外地
有没有也是一个人外地过年的呢?你们怎么安排的...
elvike 聊聊、笑笑、闹闹
EMC/ EMI测试经验谈
处理EMI EMC相关注意事项: 1.把噪音电路节点的PCB铜箔面积最大限度地减小;如开关管的漏极、集电极,初次级绕组的节点等。 2.使输入和输出端远离噪音元件,如变压器线包,变压器磁芯, ......
木犯001号 电源技术
EEWORLD大学堂----变频器原理与应用 哈工大
变频器原理与应用 哈工大:https://training.eeworld.com.cn/course/5997?本课程为哈尔滨工业大学李久胜教授主讲的变频器原理与应用精品课程教学视频,全套课程共36学时。变频器主电路是给异步 ......
抛砖引玉 电源技术
CSM代码安全模块常见问题解答
命名规则 -- CSM: Code Security Module 代码安全模块 -- ECSL: Emulation Code Security Logic 仿真代码安全逻辑 常见问题 Q: CSM 自动锁定的情况是怎样的? 如果将密码编程到 ......
Jacktang 微控制器 MCU
外接usb网卡不能通的问题
我接了一个usb网卡,然后用网线与另外一台机器直连,能够通,但是连接到switch时,网卡连灯都不闪,网卡连接状态为大红叉,请问怎么解决???...
emaster 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1771  2175  2104  1811  1039  17  27  19  8  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved