电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590MB125M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590MB125M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
590MB125M000DG - - 点击查看 点击购买

590MB125M000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590MB125M000DG规格参数

参数名称属性值
类型XO(标准)
频率125MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
VS2005 添加Dialog资源时有些软件提供的对话框资源 怎样使用
VS2005中,做WinCE的应用软件,使用S3C2440+3.5'触摸屏,在添加Dialog资源时有些软件提供的对话框资源: IDD_POCKETPC_LANDSCAPE IDD_POCKETPC_PORTRAIT IDD_POCKETPC_SQUARE IDD_POCKETPC ......
ifare 嵌入式系统
【从0教学嵌入式Linux】第三十集
第30课:修改LCD分辨率 2458371.这课我们以7寸屏为例,给大家介绍LCD分辨率的修改。2.打开驱动文件kernel_smdkv210/drivers/video/samsung/s3cfb_lte43.c3.增加7寸屏支持的结构体即可4.代码如下 ......
babyking 嵌入式系统
绩效管理的五大关键因素
  1.高层管理者高度重视   绩效管理的导入是企业的一项大的组织变革,一方面绩效管理的引入涉及利益分配的问题,由于变革的诸多不确定性,大家对未来的预期不明确,绩效管理的推行将会受到 ......
sijialgc 工作这点儿事
这样一个老哥的视频,你喜欢不?
TI WEBENCH课程刚刚上线(https://www.eeworld.com.cn/huodong/20130415_Power/index.html),群里的一个网友如是说: “终于又看到这老哥的视频了,看过第一次就喜欢上着哥们的课程了,讲课 ......
soso 模拟与混合信号
数据采集电路2
16550...
TSB11 单片机
如何修改虚拟机Ubuntu14的IP地址
#如何修改虚拟机Ubuntu14的IP地址 ###修改Ubuntu的IP地址 为了方便Ubuntu和开发板之间进行文件传输,需要将Ubuntu和开发板置于同一网段下,因此需要修改Ubuntu的IP地址。 打开Ubuntu的终端系 ......
bqgup 创意市集

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2857  442  1229  1090  134  43  27  12  19  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved