电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590FB125M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590FB125M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
590FB125M000DG - - 点击查看 点击购买

590FB125M000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590FB125M000DG规格参数

参数名称属性值
类型XO(标准)
频率125MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
请问tornado 2.2 for arm 支持ARM926EJ-S的cpu吗
是不是要打补丁的,哪里能下到呢,请高手帮忙,谢谢!...
ascendentcgc ARM技术
求问大神,做了个buck电路,带载后电感出现啸叫,是什么原因
如下图,将35V降压到28V输出,加入158电压反馈过后,带载会啸叫。如果不加是正常的。不知道是什么原因 479256 ...
MartinFowler 电源技术
刚学模电,遇到问题。。。小功率硅三极管的饱和压降为什么是0.3v?有人能解释清楚吗?
模电书上都是这样定义的,三极管临界饱和时的管压降,临界饱和时Vce=Vbe,即Vbc=0,硅管区饱和压降VCES为0.3V,导通时Vbe约为0.7V,据此,临界饱和时的管压降应该为0.7V左右才说得通呀。 如果NP ......
wwwwwsltt 模拟电子
低相噪高纯谱数字捷变频合器的实现
低相噪高纯谱数字捷变频合器的实现...
fighting 模拟电子
开心点?!
本帖最后由 chuntsuan 于 2017-2-8 14:59 编辑 工作开心点 此内容由EEWORLD论坛网友chuntsuan原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
chuntsuan 工作这点儿事
STM8SMCU对周围器件的干扰
大家使用STM8S的时候有没有发现它对周围其他器件产生干扰??? 我们有个产品有收音功能,使用STM8S对比使用瑞萨MCU的收音效果,STM8S要明显差很多. 只有STM8S进入复位状态(NRST直接接地) ......
联合国 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1759  726  714  2665  653  13  23  20  18  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved