电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

515EDA125M000AAGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 0.1-
产品类别无源元件   
文件大小597KB,共24页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

515EDA125M000AAGR在线购买

供应商 器件名称 价格 最低购买 库存  
515EDA125M000AAGR - - 点击查看 点击购买

515EDA125M000AAGR概述

VCXO; DIFF/SE; SINGLE FREQ; 0.1-

515EDA125M000AAGR规格参数

参数名称属性值
类型VCXO
频率125MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)46mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)22mA

文档预览

下载PDF文档
Si515
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
100 k H
Z T O
250 MH
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low-jitter operation
Short lead times: <2 weeks
AT-cut fundamental mode crystal
ensures high reliability/low aging
High power supply noise rejection
1% control voltage linearity
Available CMOS, LVPECL, LVDS,
and HCSL outputs
Optional integrated 1:2 CMOS
fanout buffer
3.3 and 2.5 V supply options
Industry-standard 5x7, 3.2x5, and
2.5x3.2 mm packages
Pb-free/RoHS-compliant
Selectable Kv (60, 90, 120,
150 ppm/V)
Si5602
5
X
7
MM
, 3.2
X
5
MM
2.5
X
3.2
MM
Ordering Information:
See page 14.
Applications
SONET/SDH/OTN
PON
Low Jitter PLLs
xDSL
Broadcast video
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Vc 1
OE
GND
2
3
6 V
DD
5 NC
4 CLK
Description
The Si515 VCXO utilizes Silicon Laboratories' advanced PLL technology to
provide any frequency from 100 kHz to 250 MHz. Unlike a traditional VCXO where
a different crystal is required for each output frequency, the Si515 uses one fixed
crystal and Silicon Labs’ proprietary synthesizer to generate any frequency across
this range. This IC-based approach allows the crystal resonator to provide
enhanced reliability, improved mechanical robustness, and excellent stability. In
addition, this solution provides superior control voltage linearity and supply noise
rejection, improving PLL stability and simplifying low jitter PLL design in noisy
environments. The Si515 is factory-configurable for a wide variety of user
specifications, including frequency, supply voltage, output format, tuning slope and
stability. Specific configurations are factory-programmed at time of shipment,
eliminating long lead times and non-recurring engineering charges associated with
custom frequency oscillators.
CMOS VCXO
Vc 1
OE 2
GND 3
6
V
DD
5 CLK–
4 CLK+
LVPECL/LVDS/HCSL/
Dual CMOS VCXO
Functional Block Diagram
V
DD
OE
Fixed
Frequency
Oscillator
Power Supply Filtering
Any-Frequency
0.1 to 250 MHz
Clock Synthesis
CLK+
CLK–
Vc
ADC
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si515
DRV8301demo板上的SPI数字隔离芯片ISO7241A使用问题,为何不能工作?
如题,最近在使用TI电机驱动demo板DRV8301进行电机驱动开发,需要使用到SPI通信,软件在编写了SPIA程序之后,输出信号TX需要经过数字隔离芯片ISO7241A。但是只有与单片机相连的一端有输出信号, ......
lYB 模拟与混合信号
请大侠帮忙看看vxworks hung的问题
这是一个简单的任务 while(1) { _tv.tv_sec = 0; _tv.tv_usec = time; /* If using 10000 us, then the system hang will not occur. */ res = select(0, NULL, NULL, NULL, &_tv); if (re ......
lyl19 实时操作系统RTOS
STM32F103定时器时钟不明白了
今天看到一个博客写如下: 假设 系统时钟是72Mhz,TIM1 是由PCLK2 (72MHz)得到,TIM2-7是由 PCLK1 得到 关键是设定 时钟预分频数,自动重装载寄存器周期的值 /*每1秒发生一次更新 ......
ddllxxrr stm32/stm8
51单片机串口通信的问题
上下位机没有串口协议,只是一方准备好接收,另一方就可以发送了,现在问题是接收方怎么能知道数据流已经结束呢,在这里没有结束标志符,高手们 帮我想想办法 怎么去检测?谢谢...
manly88 嵌入式系统
jlink调试经常出现could not transfer JTAG data
在裸奔的时候,用ADS调试,运行了几分钟就出现这问题了。 时间不定,有时几分钟,有时十几分钟。 但如果是烧写进NOR里面运行的话,就没有这个问题。 所以这是JLINK的问题?我都已经重新设置 ......
wangjunaza 嵌入式系统
CY7C68013-I-USB2.0开发学习板简介
USB2.0芯片为何选择CY7C68013: 1. 高性价比,通用USB2.0接口芯片中全世界市场占有量最大,国外市场占用率最大。 2. 最大4K USB端点缓冲区,可设置为双缓冲,三缓冲或四缓冲,全面支持USB2.0 ......
dz51 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2574  1273  1342  1241  1917  38  9  29  15  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved