电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552CF000171DG

产品描述VCXO; DIFF/SE; DUAL FREQ; 10-141
产品类别无源元件    振荡器   
文件大小477KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

552CF000171DG在线购买

供应商 器件名称 价格 最低购买 库存  
552CF000171DG - - 点击查看 点击购买

552CF000171DG概述

VCXO; DIFF/SE; DUAL FREQ; 10-141

552CF000171DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量6
最大工作频率160 MHz
最小工作频率10 MHz
标称工作频率70.656 MHz
最高工作温度85 °C
最低工作温度-40 °C
最大输出低电流32 mA
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
电源3.3 V
认证状态Not Qualified
最大压摆率98 mA
标称供电电压3.3 V
表面贴装YES

文档预览

下载PDF文档
Si 5 5 2
R
EVISION
D
D
U A L
F
REQUENCY
V
OLTAGE
- C
ON TROLLED
C
R Y S TA L
O
SCILLATOR
(VCXO) 10 MH
Z TO
1 . 4 G H
Z
Features
Available with any-rate output
frequencies from 10–945 MHz and
selected frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Ordering Information:
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 10.
Description
The Si552 dual-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and selected frequencies to 1400 MHz. Unlike traditional VCXOs, where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC-based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low-jitter clocks in noisy environments typically found in communication
systems. The Si552 IC-based VCXO is factory-configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si552
咨询:STM32的I2S能否支持24Bit/192KHz的音频数据?
看了datasheet, STM32应该只支持8~96KHz采样率吧? 下载 (39.26 KB) 2011-3-2 10:24 又看了库文件的宏定义 #define I2S_AudioFreq_192k ((uint32_t)19200 ......
qihaijun stm32/stm8
菜鸟遇到问题了!请大家帮忙
近日从网上下了个超声测距程序(由于是c语言,小弟看不懂),编译之后出现下图中的错误,好像是“空地址溢出”。不知是何故,求教具体修复方法,附程序 谢谢诸位了!已上传相关图片,劳烦大 ......
1386734 51单片机
FPGA要怎么学才快速入门?
FPGA要怎么学才快速入门? ...
小柳叶 FPGA/CPLD
TMS320F28335的ADC详解
TMS320F28335内部包含12位AD转换器,其功能有: 具有内置(采样保持)S/H的12位ADC内核 模拟输入:0.0V至3.0V(高于3.0V的电压产生满刻度转换结果)。 快速转换率:在25MHzADC时钟12.5MSPS上 ......
Jacktang DSP 与 ARM 处理器
alteraDSP研讨会
日期:2012年8月-10月 技术: Cyclone® V FPGA、 Arria® V FPGA、 Stratix® V FPGA、    DSP Builder和视频设计工作台 地点: 深圳、广州、上海、杭州、北京、成都、西安 ......
wstt FPGA/CPLD
如何测量MSP430的功耗?
众所周知,MSP430以其超低功耗而著称。但是很多用户反应,在实际应用中,测量MSP430的功耗时,测量结果和MSP430数据手册相差甚远。其实这里主要涉及到两方面的内容: 1. 如何使用MSP430合 ......
37°男人 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2192  1097  1048  2776  2846  45  23  22  56  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved