电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552CD000700DG

产品描述VCXO; DIFF/SE; DUAL FREQ; 10-141
产品类别无源元件   
文件大小477KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

552CD000700DG在线购买

供应商 器件名称 价格 最低购买 库存  
552CD000700DG - - 点击查看 点击购买

552CD000700DG概述

VCXO; DIFF/SE; DUAL FREQ; 10-141

552CD000700DG规格参数

参数名称属性值
类型VCXO
频率 - 输出 154MHz, 54.054MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si 5 5 2
R
EVISION
D
D
U A L
F
REQUENCY
V
OLTAGE
- C
ON TROLLED
C
R Y S TA L
O
SCILLATOR
(VCXO) 10 MH
Z TO
1 . 4 G H
Z
Features
Available with any-rate output
frequencies from 10–945 MHz and
selected frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Ordering Information:
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 10.
Description
The Si552 dual-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and selected frequencies to 1400 MHz. Unlike traditional VCXOs, where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC-based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low-jitter clocks in noisy environments typically found in communication
systems. The Si552 IC-based VCXO is factory-configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si552
关于软件I2C与MSP430通信的问题
在MSP430作为从设备,主机模拟软件I2C与MSP430通信的时候,一定要注意在发送了8个bit的数据之后,马上将SCLK释放掉。因为MSP430在繁忙的过程中会将SCLK拉低,空闲后才将SCLK释放。所以主机应 ......
灞波儿奔 DSP 与 ARM 处理器
MSP430时钟系统二
上面一篇给出了MSP430时钟系统的大体框架。下面我们将具体看一下每个时钟模块的内部结构,看一下他们是如何工作的。最后,我们将给出一个例程来设置时钟模块的工作方式和相关的控制寄存器。首先 ......
qinkaiabc 微控制器 MCU
数字电位器的基本原理及典型应用
数字电位器,是采用CMOS工艺制成的数字-模拟混合信号处理集成电路,亦称数控可编程电阻器,简称数控电位器(Digitally Controlled Potemi- ometers,DCP)。数字电位器是一种新概电子器件。它与 ......
Jacktang 电源技术
有没有懂锁频环(FLL)的大神??
最近在学习锁频环,它通过鉴频器,输出的是频率的差异,那是如何可以得到相位波形的?怎么保证相位的准确?有没有大神可以指点一二? ...
XTQ45 模拟电子
关于文件压缩问题
我使用的是rar和Zip压缩包,但是每次压缩后和压缩前没有多大区别,压缩比连90%都不到,尝试调节如下的“字典大小"、”压缩方式“等还是没有明显的压缩效果。但是看到别人200多页的pdf文档压缩后 ......
suoma 综合技术交流
今天上午10:00 有奖直播:Azure Sphere助力稳定,安全和灵活的物联网解决方案
微软全新物联网解决方案——Azure Sphere现已正式发布! 这意味着,微软可以充分利用其强大的平台为物联网中的Azure Sphere设备提供安全的防护。不过,做硬件开发的人都知道,从一颗 ......
EEWORLD社区 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2466  2159  611  548  1887  41  5  7  54  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved